[发明专利]底部芯片上具有光敏电路元件的堆叠芯片图像传感器有效

专利信息
申请号: 201310481663.5 申请日: 2013-10-15
公开(公告)号: CN103730455A 公开(公告)日: 2014-04-16
发明(设计)人: 代铁军;古安诺·乔治·曹 申请(专利权)人: 全视科技有限公司
主分类号: H01L25/16 分类号: H01L25/16
代理公司: 北京律盟知识产权代理有限责任公司 11287 代理人: 齐杨
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请案涉及一种底部芯片上具有光敏电路元件的堆叠芯片图像传感器。一种实例成像传感器系统包含形成于第一晶片的第一半导体层中的背侧照明CMOS成像阵列。所述CMOS成像阵列包含N数目个像素,其中每一像素包含光电二极管区。所述第一晶片在所述第一晶片的第一金属堆叠与第二晶片的第二金属堆叠之间的结合界面处结合到所述第二晶片。存储装置安置在所述第二晶片的第二半导体层中。所述存储装置包含至少N数目个存储单元,其中所述N数目个存储单元中的每一者经配置以存储表示由相应光电二极管区累积的图像电荷的信号。每一存储单元包含对光诱发泄漏敏感的电路元件。
搜索关键词: 底部 芯片 具有 光敏 电路 元件 堆叠 图像传感器
【主权项】:
一种成像传感器系统,其包括:第一晶片的第一半导体层;互补金属氧化物半导体CMOS成像阵列,其形成于所述第一半导体层中,其中所述CMOS成像阵列包含N数目个像素,每一像素包含形成于所述第一半导体层的前侧中的光电二极管区,且其中所述光电二极管区经配置以接收来自所述第一半导体层的背侧的光;第一金属堆叠,其安置在所述第一半导体层的所述前侧上;第二晶片的第二半导体层;第二金属堆叠,其安置在所述第二半导体层上,其中所述第一晶片在所述第一金属堆叠与所述第二金属堆叠之间的结合界面处结合到所述第二晶片;以及存储装置,其形成于所述第二半导体层中且借助于所述第一和所述第二金属堆叠电耦合到所述CMOS成像阵列,其中所述存储装置包含至少N数目个存储单元,其中所述N数目个存储单元中的每一者经配置以存储表示由相应光电二极管区累积的图像电荷的信号,且其中所述N数目个存储单元中的每一者包含光敏电路元件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于全视科技有限公司,未经全视科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310481663.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top