[发明专利]FPGA芯片间的IO信道调试方法及系统有效

专利信息
申请号: 201310513106.7 申请日: 2013-10-24
公开(公告)号: CN103559111A 公开(公告)日: 2014-02-05
发明(设计)人: 曲贺 申请(专利权)人: 东软集团股份有限公司
主分类号: G06F11/26 分类号: G06F11/26;G06F13/16
代理公司: 北京鸿元知识产权代理有限公司 11327 代理人: 陈英俊
地址: 110179 辽*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种FPGA芯片间的IO信道调试方法,包括以下步骤:主控FPGA芯片和从控FPGA芯片分别向对方发送用于进行信号采样训练的第一训练序列;主控FPGA芯片完成信号采样训练之后,向从控FPGA芯片发送第二训练序列;接收到第二训练序列的从控FPGA芯片在完成信号采样训练之后,也向主控FPGA芯片发送第二训练序列,同时进入正常通信模式;接收到第二训练序列的主控FPGA芯片也进入正常通信模式。通过使用主从控制单元和两种训练序列,将动态相位调整方法应用到两端都不是固定IO信道的相位自适应通信工作中,提高IO信道通信的稳定性,可实现对时钟频率、PCB生产工艺、FPGA内部布局布线引起眼图区间的变化的自适应调整。
搜索关键词: fpga 芯片 io 信道 调试 方法 系统
【主权项】:
一种FPGA芯片间的IO信道调试方法,所述FPGA芯片包括主控FPGA芯片和从控FPGA芯片,其特征在于,该调试方法包括以下步骤:所述主控FPGA芯片和所述从控FPGA芯片分别向对方发送用于进行信号采样训练的第一训练序列;所述主控FPGA芯片完成信号采样训练之后,向所述从控FPGA芯片发送第二训练序列;接收到所述第二训练序列的所述从控FPGA芯片在完成信号采样训练之后,也向所述主控FPGA芯片发送第二训练序列,同时进入正常通信模式;接收到所述第二训练序列的所述主控FPGA芯片也进入正常通信模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东软集团股份有限公司,未经东软集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310513106.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top