[发明专利]基于FPGA的高基模乘器无效
申请号: | 201310696478.8 | 申请日: | 2013-12-18 |
公开(公告)号: | CN103645883A | 公开(公告)日: | 2014-03-19 |
发明(设计)人: | 吴汶泰 | 申请(专利权)人: | 四川卫士通信息安全平台技术有限公司 |
主分类号: | G06F7/72 | 分类号: | G06F7/72 |
代理公司: | 成都金英专利代理事务所 51218 | 代理人: | 袁英 |
地址: | 610000 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的高基模乘器,它包括MMM_CONTROL模块、第一乘法器、第一加法器、第二乘法器、第二加法器、Cbufupdate模块和DATA_OUT模块,数据输入MMM_CONTROL模块中,MMM_CONTROL模块的输出端分别与第一乘法器、第二乘法器和Cbufupdate模块相连,第一乘法器的输出端通过第一加法器与Cbufupdate模块相连,Cbufupdate模块通过第二乘法器与第二加法器相连,第二加法器的输出与Cbufupdate模块相连,更新Cbufupdate模块中的数据,Cbufupdate模块在每一次更新后读入一个新的Bi数据送给第一乘法器,在第一乘法器中进行Bi*Aj的运算,Cbufupdate模块通过DATA_OUT模块输出最终结果。本发明提供了一种高基、高流水度的模乘器,能根据硬件资源实现高性能、高资源比的模乘运算,且有利于实现模乘器集群。 | ||
搜索关键词: | 基于 fpga 高基模乘器 | ||
【主权项】:
基于FPGA的高基模乘器,用于计算大数模乘式A*B %N,其中A≥0,B<N,A、B和N均为二进制无符号大数,其特征在于:它包括MMM_CONTROL模块、第一乘法器、第一加法器、第二乘法器、第二加法器、Cbuf update模块和DATA_OUT模块,数据输入MMM_CONTROL模块中,MMM_CONTROL模块的输出端分别与第一乘法器、第二乘法器和Cbuf update模块相连,MMM_CONTROL模块用于对输入的数据进行管理,并控制数据的模乘过程,第一乘法器用于完成Bi*Aj的运算,第一乘法器的输出端通过第一加法器与Cbuf update模块相连,第一加法器用于完成Bi*Aj与进位Carry的和运算,Cbuf update模块用于存储、更新运算结果,并控制每一次循环运算,Cbuf update模块通过第二乘法器与第二加法器相连,第二乘法器用于完成q*Nj的运算,第二加法器用于完成q*Nj与进位Carry的和运算,第二加法器的输出与Cbuf update模块相连,更新Cbuf update模块中的数据,Cbuf update模块在每一次更新后读入一个新的Bi数据送给第一乘法器,在第一乘法器中进行Bi*Aj的运算,DATA_OUT模块的输入端与Cbuf update模块的数据输出端相连,接收并处理Cbuf update模块输出的数据,产生最终结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川卫士通信息安全平台技术有限公司,未经四川卫士通信息安全平台技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310696478.8/,转载请声明来源钻瓜专利网。