[实用新型]一种低功耗动态三值CMOS或门电路有效

专利信息
申请号: 201320853955.2 申请日: 2013-12-23
公开(公告)号: CN203675092U 公开(公告)日: 2014-06-25
发明(设计)人: 胡晓慧;杭国强;周选昌;杨旸;章丹艳 申请(专利权)人: 浙江大学城市学院
主分类号: H03K19/20 分类号: H03K19/20
代理公司: 杭州九洲专利事务所有限公司 33101 代理人: 张羽振
地址: 310015*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种低功耗动态三值CMOS或门电路,包括预置电路、输入电路和判决锁存器控制的输出电路;所述预置电路包括nMOS管N4和N10;所述输入电路包括nMOS管N5、N6、N7、N8;所述判决锁存器控制的输出电路包括pMOS管P1、P2、P3和nMOS管N1、N2、N3、N9;所述pMOS管P1的源级接工作电压VDD;所述nMOS管N1、N2的源级接地;所述nMOS管N4、N10的源级接电压1/2VDD;所述预置电路N4和N10的栅极接时钟CP信号,漏极分别接输出和Q。本实用新型的有益效果是:具有延迟小、布线面积小、功耗低、具有很强的逻辑灵活性的优点,增加了电路的信息量。
搜索关键词: 一种 功耗 动态 cmos 门电路
【主权项】:
1.一种低功耗动态三值CMOS或门电路,其特征在于:包括预置电路、输入电路和判决锁存器控制的输出电路; 所述预置电路包括nMOS管N4和N10;所述输入电路包括nMOS管N5、N6、N7、N8;所述判决锁存器控制的输出电路包括pMOS管P1、P2、P3和nMOS管N1、N2、N3、N9; 所述pMOS管P1的源级接工作电压VDD;所述nMOS管N1、N2的源级接地;所述nMOS管N4、N10的源级接电压1/2VDD; 所述预置电路N4和N10的栅极接时钟CP信号,漏极分别接输出和Q;所述输入电路N5、N6、N7、N8的栅极分别接输入信号x、y、N5和N6串联,N7和N8串联;N5和N7的漏极分别接输出和Q;所述判决锁存器控制的输出电路包括时钟控制电路和差分锁存控制电路两部分;所述时钟控制电路,包括pMOS管P1和nMOS管N1、N2;所述差分锁存控制电路,包括pMOS管P2、P3和nMOS管N3、N9; 所述判决锁存输出电路P1的栅极接时钟CP信号,N1、N2的栅极接时钟信号;P2和N3源漏极串联相接,相连节点为输出信号P3和N9源漏极串联相接,相连节点为输出信号Q;P2和N3栅极相连,并连接至输出信号Q;P3和N9栅极相连,并连接至输出信号Q。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学城市学院,未经浙江大学城市学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201320853955.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top