[发明专利]接收电路、通信系统、电子设备以及接收电路的控制方法有效
申请号: | 201380009112.7 | 申请日: | 2013-02-08 |
公开(公告)号: | CN104115439B | 公开(公告)日: | 2017-03-22 |
发明(设计)人: | 森田晶 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | H04L7/02 | 分类号: | H04L7/02;G06F13/42;H03K19/0175;H04L25/40 |
代理公司: | 北京金信知识产权代理有限公司11225 | 代理人: | 黄威,苏萌萌 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供一种无需设置PLL电路等并考虑安装要因而能够实现高速的信号的接收的接收电路等。在基于获取时钟信号而决定的多个获取定时获取输入信号的第一接收电路(2301)具有使变化为H电平或者L电平的输入信号延迟设定的延迟时间而输出的延迟电路(2341)、在各获取定时获取经延迟电路(2341)延迟后的输入信号的数据锁存电路(2361)、对被获取至数据锁存电路(2361)中的锁存信号进行检定的数据检定电路(2461)、设定有与数据检定电路(2461)的检定结果对应的检定结果值的数据检定结果寄存器(2481)。数据检定电路(2461)输出在各获取定时被获取至所述锁存电路中的锁存信号与期待值的比较结果。 | ||
搜索关键词: | 接收 电路 通信 系统 电子设备 以及 控制 方法 | ||
【主权项】:
一种接收电路,其在基于获取时钟信号而决定的多个获取定时获取输入信号,其特征在于,具有:延迟电路,其使变化为第一状态或者第二状态的所述输入信号延迟被设定的延迟时间而输出;锁存电路,其在各获取定时获取经所述延迟电路延迟后的所述输入信号;数据检定电路,其对被获取至所述锁存电路中的锁存信号进行检定;数据检定结果寄存器,其中设定有与所述数据检定电路的检定结果对应的检定结果值,所述数据检定电路对在各获取定时被获取至所述锁存电路中的所述锁存信号与期待值进行比较,并输出比较结果,包括第一交点检测部,在基于所述检定结果值而判断为所述第一状态或者所述第二状态连续的期间比所述获取定时的周期长时,所述第一交点检测部对作为差动信号而被输入的所述输入信号的交点的偏差进行检测。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380009112.7/,转载请声明来源钻瓜专利网。