[发明专利]时钟生成和延迟架构有效

专利信息
申请号: 201380068287.5 申请日: 2013-10-25
公开(公告)号: CN104871247B 公开(公告)日: 2019-02-05
发明(设计)人: E.H.布伊扬 申请(专利权)人: 桑迪士克科技有限责任公司
主分类号: G11C7/22 分类号: G11C7/22;G11C16/32;G06F1/08
代理公司: 北京市柳沈律师事务所 11105 代理人: 万里晴
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开提供了用于生成基准时钟信号并基于该基准时钟信号延迟接收的时钟信号的电路、设备、系统和方法的示例。在一个实现方式中,电路包括配置为生成控制信号的控制块。该电路包括配置为生成基准时钟信号的振荡器。振荡器包括多个延迟元件,每个延迟元件配置为接收控制信号并且基于该控制信号在基准时钟信号中引入延迟。振荡器的延迟元件被布置为生成基准时钟信号。该电路还包括配置为接收时钟信号并且生成延迟的时钟信号的延迟块。该延迟块包括一个或多个延迟元件,每个延迟元件配置为接收控制信号并且基于该控制信号在该时钟信号中引入延迟。
搜索关键词: 时钟 生成 延迟 架构
【主权项】:
1.一种时钟生成和延迟电路,包括:控制块,配置为生成公共控制信号,其中该控制块还配置为接收编程信号;振荡器,配置为生成基准时钟信号而不从该时钟生成和延迟电路外部接收基准时钟信号,该振荡器包括多个延迟元件,该振荡器的每个延迟元件配置为接收该公共控制信号并且基于该公共控制信号在该基准时钟信号中引入延迟,该振荡器的延迟元件被共同布置为在该振荡器振荡时生成该基准时钟信号;以及延迟块,配置为接收数据时钟信号并且生成延迟的时钟信号,该延迟块包括一个或多个延迟元件,该延迟块的每个延迟元件配置为接收该公共控制信号并且基于该公共控制信号在该数据时钟信号中引入延迟,该延迟块的延迟元件被布置为延迟该数据时钟信号以生成延迟的时钟信号,其中该公共控制信号基于该基准时钟信号与该编程信号的比较而生成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克科技有限责任公司,未经桑迪士克科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201380068287.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top