[发明专利]多核处理器及更新多核处理器中的高速缓存的方法有效
申请号: | 201380079176.4 | 申请日: | 2013-08-29 |
公开(公告)号: | CN105493053B | 公开(公告)日: | 2019-06-11 |
发明(设计)人: | Y·索林因 | 申请(专利权)人: | 英派尔科技开发有限公司 |
主分类号: | G06F12/0842 | 分类号: | G06F12/0842;G06F12/0875;G06F12/126;G06F15/173 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 孟锐 |
地址: | 美国特*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文中描述的技术一般地包括与芯片多处理器中的高速缓存划分相关的方法和系统。用于多个数据源之间的单个线程或应用的高速缓存划分通过利用所述多个数据源的能量成本和延时成本的变化来改进芯片多处理器的能量或延时效率。可使用最小化或以其它方式减小与高速缓存未命中相关联的延时或能耗的优化算法来选择用于每个数据源的分区大小。 | ||
搜索关键词: | 多核 处理器 中的 高速缓存 划分 | ||
【主权项】:
1.一种更新多核处理器中的高速缓存的方法,所述方法包括:接收与在所述多核处理器的单个核上运行的处理或线程相关联的高速缓存未命中的通知,其中所述单个核包括:第一高速缓存分区,所述单个核从所述第一高速缓存分区读取数据并且所述单个核将来自第一数据源的数据存储到所述第一高速缓存分区;以及第二高速缓存分区,所述单个核从所述第二高速缓存分区读取数据并且所述单个核将来自第二数据源的数据存储到所述第二高速缓存分区;确定与所述高速缓存未命中相关联的地址对应于所述第一数据源;以及将与所述高速缓存未命中相关联的数据存储在所述第一高速缓存分区中,其中将与所述高速缓存未命中相关联的所述数据存储在所述第一高速缓存分区中包括:将所述第一高速缓存分区的当前大小与所述第一高速缓存分区的目标大小进行比较;以及响应于所述第一高速缓存分区的所述当前大小小于所述目标大小,通过逐出与所述第二高速缓存分区相关联的数据来增大所述第一高速缓存分区的所述当前大小。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英派尔科技开发有限公司,未经英派尔科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380079176.4/,转载请声明来源钻瓜专利网。