[发明专利]测距电路模块无效
申请号: | 201410040564.8 | 申请日: | 2014-01-27 |
公开(公告)号: | CN103792516A | 公开(公告)日: | 2014-05-14 |
发明(设计)人: | 徐成节;扈景召 | 申请(专利权)人: | 中国电子科技集团公司第十研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02 |
代理公司: | 成飞(集团)公司专利中心 51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种测距电路模块,旨在提供一种电路简单,时序要求低,测距无跳整周期数,可靠性高的测距电路模块。本发明通过下述技术方案予以解决:两个计数器分别对应连接四个数据锁存电路,每个计数器的输入端和输出端对应并联于两个数据锁存电路的输入端,输入端向测距电路模块输入发测量全“1”的信号脉宽为钟宽度,且发测量全“1”上升沿与发测量相位过零点对齐;或者发测量全“1”脉宽为均匀横跨发测量相位过零点,且持续周期小于或等于一个发测量相位周期;输入端向测距电路模块输入收测量全“1”的信号脉宽为一个系统钟宽度,数据锁存电路提取相位整周期数和相位,数据锁存后统一进行测距计算,通过采样后计算完成相位周期测粗距离和相位测细距离。 | ||
搜索关键词: | 测距 电路 模块 | ||
【主权项】:
一种测距电路模块,包括计数器和数据锁存电路,计数器的输入测量接口为发测量相位和收测量相位,其特征在于:两个计数器分别对应连接四个数据锁存电路,每个计数器的输入端和输出端对应并联于两个数据锁存电路的输入端,输入端向测距电路模块输入的发测量全“1”的信号脉宽为一个系统钟宽度,且发测量全“1”上升沿与发测量相位过零点对齐;或者发测量全“1”脉宽为均匀横跨发测量相位过零点,且持续周期小于或等于一个发测量相位周期;输入端向测距电路模块输入收测量全“1”的信号脉宽为一个系统钟宽度,且收测量全“1”上升沿与收测量相位过零点对齐;或者收测量全“1”脉宽为均匀横跨收测量相位过零点且持续周期小于或等于一个收测量相位周期;数据锁存电路提取相位整周期数和相位,数据锁存后统一进行测距计算,通过采样后计算完成相位周期测粗距离和相位测细距离。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十研究所,未经中国电子科技集团公司第十研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410040564.8/,转载请声明来源钻瓜专利网。