[发明专利]半导体器件的制造方法和半导体器件在审
申请号: | 201410049266.5 | 申请日: | 2014-02-12 |
公开(公告)号: | CN104835788A | 公开(公告)日: | 2015-08-12 |
发明(设计)人: | 崔金洪 | 申请(专利权)人: | 北大方正集团有限公司;深圳方正微电子有限公司 |
主分类号: | H01L21/8238 | 分类号: | H01L21/8238;H01L21/265;H01L27/092 |
代理公司: | 北京友联知识产权代理事务所(普通合伙) 11343 | 代理人: | 尚志峰;汪海屏 |
地址: | 100871 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种半导体器件的制造方法和一种半导体器件,其中,所述半导体器件的制造方法,包括:在形成有第一阱区和第二阱区的衬底结构上,分别通过所述第一阱区和所述第二阱区上的多晶硅窗口注入掺杂离子,以形成所述半导体器件的N-区和P-区;在形成有所述N-区和所述P-区的衬底结构表面生长氧化层;透过所述氧化层向所述N-区注入第一掺杂离子,以形成所述半导体器件的N+区,以及透过所述氧化层向所述P-区注入第二掺杂离子,以形成所述半导体器件的P+区。通过本发明的技术方案,可以在注入掺杂离子时,对离子的能量进行削弱,降低了注入离子时对衬底造成的损伤。 | ||
搜索关键词: | 半导体器件 制造 方法 | ||
【主权项】:
一种半导体器件的制造方法,其特征在于,包括:在形成有第一阱区和第二阱区的衬底结构上,分别通过所述第一阱区和所述第二阱区上的多晶硅窗口注入掺杂离子,以形成所述半导体器件的N‑区和P‑区;在形成有所述N‑区和所述P‑区的衬底结构表面生长氧化层;透过所述氧化层向所述N‑区注入第一掺杂离子,以形成所述半导体器件的N+区,以及透过所述氧化层向所述P‑区注入第二掺杂离子,以形成所述半导体器件的P+区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北大方正集团有限公司;深圳方正微电子有限公司,未经北大方正集团有限公司;深圳方正微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410049266.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种无铅扩散焊的功率模块
- 下一篇:一种制作半导体器件的方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造