[发明专利]一种以太网数据和E1数据的转换与级联的FPGA实现方法有效

专利信息
申请号: 201410092138.9 申请日: 2014-03-13
公开(公告)号: CN103841009B 公开(公告)日: 2017-02-15
发明(设计)人: 明轩 申请(专利权)人: 武汉虹信通信技术有限责任公司
主分类号: H04L12/64 分类号: H04L12/64
代理公司: 武汉科皓知识产权代理事务所(特殊普通合伙)42222 代理人: 薛玲
地址: 430073 湖北省*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种以太网数据和E1数据转换和级联的FPGA实现方法,具体是一种以太网和E1的数据转化以及利用E1时隙来进行级联的FPGA实现方法。将FPGA内部分为4个模块,分别为以太网接收、E1发送、E1接收、以太网发送4个模块,并利用HDLC协议将以太网数据和E1数据进行相互转化,并利用E1的不同时隙来完成级联功能。本发明实现了采用一台主机远程操控多台设备的功能,一台主机最多可操作31台设备。
搜索关键词: 一种 以太网 数据 e1 转换 级联 fpga 实现 方法
【主权项】:
一种以太网数据和E1数据的转换与级联的FPGA实现方法,其特征在于:在FPGA内部分为4个模块,包括以太网接收模块、E1发送模块、E1接收模块和以太网发送模块;E1芯片包括两个端口,分别为上行端口、下行端口;连接在一起的以太网接收模块和E1发送模块为上行链路,连接在一起的E1接收模块和以太网发送模块为下行链路,以太网接收模块、以太网发送模块均与以太网芯片连接,E1发送模块、E1接收模块均与E1芯片中的上行端口、下行端口连接;步骤1、以太网接收模块将以太网数据进行HDLC协议的转换;处理以太网芯片发送出来的4位数据,去掉以太网数据的8字节帧头和4字节FCS校验位,对其余的4位数据进行并串转换;步骤2、E1发送模块将经过HDLC协议转换过的帧进行E1的组帧,然后输出给E1芯片中的上行端口和下行端口,E1芯片接收到上行端口和下行端口发送的数据后,将两路E1帧结构的数据进行处理,再分别从两路E1端口输出;步骤3、E1接收模块对E1芯片发送过来的两路数据进行E1帧头的帧同步检测,去掉E1帧头,得到两路HDLC帧,两路HDLC帧合路后发送给以太网发送模块;步骤4、以太网发送模块将HDLC帧解帧,然后重新组成以太网帧,发送给以太网芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉虹信通信技术有限责任公司,未经武汉虹信通信技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410092138.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top