[发明专利]基于双频多相位时钟的高分辨率数字脉宽调制器有效

专利信息
申请号: 201410176887.X 申请日: 2014-04-29
公开(公告)号: CN103956996A 公开(公告)日: 2014-07-30
发明(设计)人: 魏廷存;陈笑;陈楠 申请(专利权)人: 西北工业大学
主分类号: H03K7/08 分类号: H03K7/08
代理公司: 西北工业大学专利中心 61204 代理人: 王鲜凯
地址: 710072 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于双频多相位时钟的高分辨率数字脉宽调制器,用于解决现有高分辨率数字脉宽调制器分辨率低的技术问题。技术方案是包括数据处理单元Data_pro、多相位时钟阵列Clk11array、多相位时钟阵列Clk22array、计数单元Cnt1、计数单元Cnt2、数值相等判定单元Eqd1、数值相等判定单元Eqd2、与门逻辑单元and1、与门逻辑单元and2和RS触发器RS trigger。通过对两个频率不同的时钟信号进行相移、倍频和逻辑与处理,得到两个多相位时钟阵列。然后根据输入数字信号,选择相应相位的计数时钟进行逻辑操作,得到相应占空比的输出脉冲宽度调制信号,提高了数字脉宽调制器的分辨率。
搜索关键词: 基于 双频 多相 时钟 高分辨率 数字 脉宽调制
【主权项】:
一种基于双频多相位时钟的高分辨率数字脉宽调制器,其特征在于:包括数据处理单元Data_pro、多相位时钟阵列Clk11array、多相位时钟阵列Clk22array、计数单元Cnt1、计数单元Cnt2、数值相等判定单元Eqd1、数值相等判定单元Eqd2、与门逻辑单元and1、与门逻辑单元and2和RS触发器RS trigger;输入数字信号data_in[P0:0]经数据处理单元Data_pro处理后,得到控制RS触发器输入端R的数据data_inR[P1:0]和输入端S的数据data_inS[P2:0],输入数字信号data_in[P0:0]、数据data_inR[P1:0]和数据data_inS[P2:0均为十进制正整数;数据data_inR[P1:0]分为高权位数据data_inRH[P1:Q]和低权位数据data_inRL[Q‑1:0];数据data_inS[P2:0]分为高权位数据data_inSH[P2:Q]和低权位数据data_inSL[Q‑1:0];多相位时钟阵列Clk11array的输入信号为,频率是f1,周期是T1的时钟信号Clk1,首先产生频率均为f1但相位依次相差T1/N的N个时钟信号Clk11[0~(N‑1)],其中每个时钟信号的占空比均为1/N;再产生频率均为N×f1但相位依次相差T1/(N×M)的M个时钟信号Clk11Nx[0~(M‑1)],每个时钟信号的占空比均为1/M;然后,将这N个时钟信号Clk11[0~(N‑1)]和M个时钟信号Clk11Nx[0~(M‑1)]分别进行逻辑与处理,得到频率为f1、相位依次相差T1/(N×M)的N×M个时钟信号阵列Clk11array[0~(N×M‑1)];多相位时钟阵列Clk11array[0~(N×M‑1)]的另一个输入信号为data_inRL[Q‑1:0],选择多相位时钟阵列中对应的其中1个时钟信号输出;多相位时钟阵列Clk22array的输入信号为,频率是f2,周期是T2的时钟信号Clk2,首先产生频率均为f2但相位依次相差T2/N的N个时钟信号Clk22[0~(N‑1)],其中每个时钟信号的占空比均为1/N;再产生频率均为N×f2但相位依次相差T2/(N×M)的M个时钟信号Clk22Nx[0~(M‑1)],每个时钟信号的占空比均为1/M;然后,将这N个时钟信号Clk22[0~(N‑1)]和M个时钟信号Clk22Nx[0~(M‑1)]分别进行逻辑与处理,得到频率为f2、相位依次相差T2/(N×M)的N×M个时钟信号阵列Clk22array[0~(N×M‑1)];多相位时钟阵列Clk22array[0~(N×M‑1)]的另一个输入信号为data_inSL[Q‑1:0],选择多相位时钟阵列中对应的其中1个时钟信号输出;在系统起始时刻,计数单元Cnt2从0开始计数,其中时钟信号阵列Clk22array[0~(N×M‑1)]中相位为0的时钟信号Clk22array[0]为计数时钟,当计数单元Cnt2的计数值等于高权位数据data_inSH[P2:Q]时,数值相等判定单元Eqd2模块输出由0变为1,当输入信号data_inSL[Q‑1:0]所对应的多相位时钟阵列Clk22array[0~(N×M‑1)]中的时钟信号高电平到来时,与门逻辑单元and2输出变为1,即RS触发器RS trigger的S端被置为1,输出脉冲宽度调制信号DPWM_out输出高电平;同时,在系统起始时刻,计数单元Cnt1从0开始计数,其中Clk11array[0~(N×M‑1)]中相位为0的时钟信号Clk11array[0]为计数时钟,当计数单元Cnt1的计数值等于高权位数据data_inRH[P1:Q]时,数值相等判定单元Eqd1模块输出由0变为1,当输入信号data_inRL[Q‑1:0]所对应的多相位时钟阵列Clk11array[0~(N×M‑1)]中的时钟信号高电平到来时,与门逻辑单元and1输出变为1,即RS触发器RS trigger的R端被置为1,输出脉冲宽度调制信号DPWM_out输出低电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410176887.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top