[发明专利]在终端通信设备初始化中保持输入输出端状态稳定的电路有效

专利信息
申请号: 201410533480.8 申请日: 2014-10-11
公开(公告)号: CN104298640B 公开(公告)日: 2020-02-21
发明(设计)人: 裴志刚;张艺阳 申请(专利权)人: 上海斐讯数据通信技术有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F9/445
代理公司: 浙江千克知识产权代理有限公司 33246 代理人: 周希良
地址: 201620 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种在终端通信设备初始化中保持输入输出端状态稳定的电路,用于具有GPIO模块的终端通信设备,该电路的输入端电性连接终端通信设备中的GPIO模块,输出端电性连接可控器件,该电路中的锁存器具有连接GPIO模块第二输入/输出信号的锁存使能端,连接GPIO模块第一输入/输出信号的控制端,输出信号给可控器件的输出端,第一下拉电阻串联锁存器的锁存使能端,在终端通信设备初始化过程中,将锁存使能端下拉为低电平,使锁存器执行锁存功能。本发明在终端通信设备升级后的初始化过程中,将终端通信设备的输入输出端的状态保持在升级前的状态不改变,不影响可控器件的状态,电路设计简单可靠,器件成本低,实现稳定性高,占用印刷电路板的面积小,功耗极低。
搜索关键词: 终端 通信 设备 初始化 保持 输入输出 状态 稳定 电路
【主权项】:
一种在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,该电路用于具有GPIO模块的终端通信设备,该电路的输入端电性连接所述的终端通信设备中的GPIO模块,该电路的输出端电性连接终端通信设备中的可控器件;所述的保持输入输出端状态稳定的电路包含锁存器(U1)和电性连接该锁存器(U1)的第一下拉电阻(R1);所述的锁存器(U1)具有:锁存使能端(LE),其接收所述的GPIO模块的第二输入/输出信号(CPU_GPIO2);控制端(D),其接收所述的GPIO模块的第一输入/输出信号(CPU_GPIO1);输出端(Q),其电性连接所述的可控器件,该输出端(Q)输出信号(SWITCH_CTL_OUT)给可控器件;当锁存使能端(LE)为高电平时,锁存器(U1)处于解锁状态,输出端(Q)的输出随着控制端(D)的变化而变化,当锁存使能端(LE)为低电平时,锁存器(U1)处于锁存状态,输出端(Q)的输出保持原始状态不变;所述的第一下拉电阻(R1)的一端电性连接锁存器(U1)的锁存使能端(LE),第一下拉电阻(R1)的另一端接地,在终端通信设备初始化过程中,第一下拉电阻(R1)将连接第二输入/输出信号(CPU_GPIO2)的锁存使能端(LE)下拉为低电平,使锁存器(U1)执行锁存功能,使输出端(Q)输出的输出信号(SWITCH_CTL_OUT)保持原始状态不变。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海斐讯数据通信技术有限公司,未经上海斐讯数据通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410533480.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top