[发明专利]基于FPGA实现MIPI模组DSI时钟重配的方法有效

专利信息
申请号: 201410745797.8 申请日: 2014-12-05
公开(公告)号: CN104460826B 公开(公告)日: 2017-11-07
发明(设计)人: 彭骞;余广德;赵勇;沈亚非;陈凯 申请(专利权)人: 武汉精测电子技术股份有限公司
主分类号: G06F1/08 分类号: G06F1/08
代理公司: 武汉开元知识产权代理有限公司42104 代理人: 黄行军,刘琳
地址: 430070 湖北省武汉*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA实现MIPI模组DSI时钟重配的方法,包括如下步骤1)确定FPGA输入输出时钟倍数N的值,则FPGA的输出时钟与输入时钟满足FCLKOUT=FCLKIN*N;2)将需要配置的DSI时钟频率FDSI的值设置到DSI时钟频率配置参数中;3)调用DSI时钟频率配置参数,并计算出需要配置的DSI时钟频率FDSI与时钟管理芯片的输入时钟fin的倍数参数m=FDSI/(fin*N);4)将时钟管理芯片调整倍数参数m转换为时钟管理芯片寄存器配置数据格式,则时钟管理芯片的输出时钟与输入时钟fin的关系为fout=fin*m;5)FPGA接收到时钟管理芯片的输出时钟fout,即FPGA的输入时钟FCLKIN=fout=fin*m,则FPGA的输出时钟FCLKOUT=FCLKIN*N=fin*m*N=FDSI,实现FPGA的输出时钟FCLKOUT等于需要配置的DSI时钟频率FDSI。
搜索关键词: 基于 fpga 实现 mipi 模组 dsi 时钟 方法
【主权项】:
一种基于FPGA实现MIPI模组DSI时钟重配的方法,其特征在于:包括如下步骤:1)确定FPGA输入输出时钟倍数N的值,则FPGA的输出时钟FCLKOUT与FPGA的输入时钟FCLKIN满足FCLKOUT=FCLKIN*N;2)将需要配置的DSI时钟频率FDSI的值设置到MIPI模组配置文件对应的DSI时钟频率配置参数中;所述MIPI模组配置文件通过UDP网络协议从电脑GUI界面传送至MIPI模组测试设备;3)调用所述MIPI模组配置文件中的DSI时钟频率配置参数,并计算出所述需要配置的DSI时钟频率FDSI与时钟管理芯片的输入时钟fin的倍数关系,即时钟管理芯片调整倍数参数m=FDSI/(fin*N);4)将所述时钟管理芯片调整倍数参数m转换为时钟管理芯片寄存器配置数据格式,并写入时钟管理芯片的寄存器,则所述时钟管理芯片的输出时钟fout与时钟管理芯片的输入时钟fin的关系为fout=fin*m;5)FPGA接收到所述时钟管理芯片的输出时钟fout,即所述FPGA的输入时钟FCLKIN=fout=fin*m,则所述FPGA的输出时钟FCLKOUT=FCLKIN*N=fin*m*N=FDSI,实现所述FPGA的输出时钟FCLKOUT等于需要配置的DSI时钟频率FDSI。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉精测电子技术股份有限公司,未经武汉精测电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410745797.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top