[发明专利]具有改进的转变速度的总线驱动器电路有效
申请号: | 201410790738.2 | 申请日: | 2014-12-17 |
公开(公告)号: | CN104731742B | 公开(公告)日: | 2018-06-15 |
发明(设计)人: | D·梅茨纳;P·威德林;D·阿斯特罗姆 | 申请(专利权)人: | 英飞凌科技股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 德国诺伊*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及具有改进的转变速度的总线驱动器电路,该总线驱动器电路可以包括第一电路节点和第二电路节点,其中第一电路节点可操作地耦合到总线线路,引起第一电路节点和第二电路节点之间的总线电容。开关电路被耦合到第一电路节点并且被配置为将输出电压施加在第一电路节点和第二电路节点之间。因此,当控制信号指示显性状态时,总线电容被充电。放电电路包括至少一个电阻器。放电电路耦合在第一电路节点和第二电路节点之间并且被配置为当控制信号指示隐性状态时允许总线电容经由电阻器放电。开关电路还被配置为提供暂时电流路径,用于在从显性状态到隐性状态的转变时段期间对总线电容放电。 1 | ||
搜索关键词: | 电路节点 总线电容 总线驱动器电路 放电电路 开关电路 控制信号 显性状态 隐性状态 电阻器 耦合到 放电 配置 电流路径 可操作地 输出电压 总线线路 耦合 充电 改进 施加 | ||
第一电路节点和第二电路节点,所述第一电路节点可操作地耦合到总线线路,引起所述第一电路节点和所述第二电路节点之间的总线电容;
开关电路,耦合到所述第一电路节点并且被配置为将输出电压施加在所述第一电路节点和所述第二电路节点之间,从而当控制信号指示显性状态时对所述总线电容充电;
放电电路,包括至少一个电阻器,所述放电电路被耦合在所述第一电路节点和所述第二电路节点之间并且被配置为当所述控制信号指示隐性状态时允许所述总线电容经由所述电阻器放电,
其中所述开关电路进一步被配置为,除提供所述放电电路外,还提供用于在从显性状态到隐性状态的转变时段期间对所述总线电容放电的暂时电流路径,
其中所述开关电路包括耦合到所述第一电路节点的至少一个第三晶体管;由所述第三晶体管形成所述暂时电流路径,所述第三晶体管被配置为根据所述控制信号暂时激活,并且
其中所述至少一个第三晶体管由多个晶体管单元、或者晶体管单元的组构成,具有并联耦合的负载电流路径以形成所述第三晶体管的具有有效电阻的负载电流路径;
所述晶体管单元、或者晶体管单元的组被配置为顺次开启或者关断,使得所述第三晶体管的所述有效电阻取决于开启的晶体管单元、或者晶体管单元的组的数目。
2.根据权利要求1所述的总线驱动器电路,其中每个晶体管单元、或者晶体管单元的每个组被配置为根据栅极信号开启和关断,其中基于所述控制信号的延迟版本生成每个栅极信号。3.一种总线驱动器电路,包括:第一电路节点和第二电路节点,所述第一电路节点可操作地耦合到总线线路,引起所述第一电路节点和所述第二电路节点之间的总线电容;
开关电路,耦合到所述第一电路节点并且被配置为将输出电压施加在所述第一电路节点和所述第二电路节点之间,从而当控制信号指示显性状态时对所述总线电容充电;
放电电路,包括至少一个电阻器,所述放电电路被耦合在所述第一电路节点和所述第二电路节点之间并且被配置为当所述控制信号指示隐性状态时允许所述总线电容经由所述电阻器放电,
其中所述开关电路进一步被配置为,除提供所述放电电路外,还提供用于在从显性状态到隐性状态的转变时段期间对所述总线电容放电的暂时电流路径,
其中所述开关电路包括具有低侧晶体管和高侧晶体管的晶体管半桥;
所述高侧晶体管被耦合在所述第一电路节点和所述第二电路节点之间,其中所述第二电路节点是电源节点;
所述低侧晶体管被耦合在所述第一电路节点和供应有参考电势的另一电源节点之间;
所述高侧晶体管被配置为暂时开启以提供用于在从显性状态到隐性状态的转变时段期间对所述总线电容放电的所述暂时电流路径,
其中所述高侧晶体管和所述低侧晶体管两者均包括多个晶体管单元、或者并联的晶体管单元的组,具有并联耦合的负载路径并且形成相应晶体管的负载路径,以及
其中所述晶体管单元、或者晶体管单元的组被配置为顺次开启或者关断,使得相应晶体管的有效电阻取决于开启的晶体管单元、或者晶体管单元的组的数目。
4.根据权利要求3所述的总线驱动器电路,其中所述有效电阻在从所述显性状态到所述隐性状态的转变期间的特定时间点处相等。5.根据权利要求3所述的总线驱动器电路,其中所述低侧晶体管具有数目为2N的晶体管单元、或者并联的晶体管单元的组,并且所述高侧晶体管具有数目为N的晶体管单元、或者并联的晶体管单元的组;N是正整数。6.一种总线驱动器电路,包括:第一电路节点和第二电路节点,所述第一电路节点可操作地耦合到总线线路,引起所述第一电路节点和所述第二电路节点之间的总线电容;
开关电路,耦合到所述第一电路节点并且被配置为将输出电压施加在所述第一电路节点和所述第二电路节点之间,从而当控制信号指示显性状态时对所述总线电容充电;
放电电路,包括至少一个电阻器,所述放电电路被耦合在所述第一电路节点和所述第二电路节点之间并且被配置为当所述控制信号指示隐性状态时允许所述总线电容经由所述电阻器放电,
其中所述开关电路进一步被配置为,除提供所述放电电路外,还提供用于在从显性状态到隐性状态的转变时段期间对所述总线电容放电的暂时电流路径,
其中所述开关电路包括由第一晶体管半桥和第二晶体管半桥构成的晶体管H桥,每个均具有连接在相应半桥的中间分接头处的低侧晶体管和高侧晶体管,
其中所述第一晶体管半桥和所述第二晶体管半桥耦合在第一电源节点和第二电源节点之间;
其中所述第一电源节点是所述第一晶体管半桥的中间分接头并且所述第二电源节点是所述第二晶体管半桥的中间分接头;
所述第一晶体管半桥的高侧晶体管和所述第二晶体管半桥的低侧晶体管被配置为暂时开启以提供用于在从显性状态到隐性状态的转变时段期间对所述总线电容放电的所述暂时电流路径,
其中所述第一晶体管半桥和所述第二晶体管半桥的高侧晶体管和低侧晶体管包括多个晶体管单元、或者并联晶体管单元的组,具有并联耦合的负载路径并且形成相应晶体管的负载路径;以及
其中所述晶体管单元、或者晶体管单元的组被配置为顺次开启或者关断,使得相应晶体管的有效电阻取决于开启的晶体管单元、或者晶体管单元的组的数目。
7.根据权利要求6所述的总线驱动器电路,其中,在从所述显性状态到所述隐性状态的转变期间,通过顺次关断相应晶体管的晶体管单元、或者晶体管单元的组,同步关断所述第一晶体管半桥的高侧晶体管和所述第二晶体管半桥的低侧晶体管;以及
其中,通过顺次开启或者关断相应晶体管的晶体管单元、或者晶体管单元的组,同步开启和关断所述第一晶体管半桥的低侧晶体管和所述第二晶体管半桥的高侧晶体管,使得在从所述显性状态到所述隐性状态的转变期间的特定时间点处,所述第一晶体管半桥和所述第二晶体管半桥的高侧晶体管和低侧晶体管基本上具有相同的有效电阻。
8.根据权利要求7所述的总线驱动器电路,其中所述第一晶体管半桥的低侧晶体管和所述第二晶体管半桥的高侧晶体管在所述特定时间点之前顺次开启并且在所述特定时间点之后顺次关断。该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英飞凌科技股份有限公司,未经英飞凌科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410790738.2/,转载请声明来源钻瓜专利网。