[发明专利]基于路径延时的IP硬核知识产权保护方法及装置在审
申请号: | 201410811920.1 | 申请日: | 2014-12-22 |
公开(公告)号: | CN104615952A | 公开(公告)日: | 2015-05-13 |
发明(设计)人: | 刘强;李海娥 | 申请(专利权)人: | 天津大学 |
主分类号: | G06F21/76 | 分类号: | G06F21/76;G06F21/75 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及集成电路领域,为提供可以应用于输入输出要经过多个延时周期的时序逻辑路径的硬核知识产权保护,能有效防止现有的暴力破解攻击、清除攻击和逆向工程等多种IP核盗用问题。为此,本发明采取的技术方案是,基于路径延时的IP硬核知识产权保护方法及装置,包括以下步骤:(1)输入到输出需要经过多个时钟周期的时序逻辑路径电路;(2)设计一条保护路径;(3)所设计的保护电路包括三部分,即存放初始化密钥的移位寄存器、用于密钥检查的有限状态机电路、和信号延时可调的互连线;(4)通过调节控制保护电路与被保护电路的输入输出延时,达到电路IP保护的目的。本发明主要应用于集成电路。 | ||
搜索关键词: | 基于 路径 延时 ip 知识产权保护 方法 装置 | ||
【主权项】:
一种基于路径延时的IP硬核知识产权保护方法,其特征是,包括以下步骤:(1)输入到输出需要经过多个时钟周期的时序逻辑路径电路,该电路称为被保护路径;(2)设计一条保护路径,保护电路可以实现对被保护电路计算结果的控制;(3)所设计的保护电路包括三部分,即存放初始化密钥的移位寄存器、用于密钥检查的有限状态机电路、和信号延时可调的互连线,该保护电路的延时可调;(4)通过调节控制保护电路与被保护电路的输入输出延时,达到电路IP保护的目的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410811920.1/,转载请声明来源钻瓜专利网。