[发明专利]通过多核PCIE加速子卡后的数据排序方法在审
申请号: | 201410834171.4 | 申请日: | 2014-12-23 |
公开(公告)号: | CN104536928A | 公开(公告)日: | 2015-04-22 |
发明(设计)人: | 李黎黎 | 申请(专利权)人: | 上海昭赫信息技术有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 郑玮 |
地址: | 200441 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种通过多核PCIE加速子卡后的数据排序方法,包括以下步骤:多个线程同时从网口接收数据包;多个排序核进行第一次排序;每个所述排序核中的数据包通过一通道传送到主机;所述主机对经过第一次排序后的数据包后进行第二次排序。所述多核PCIE加速子卡中的多个排序核对从网口接收到的数据包进行第一次排序,然后将经过第一次排序后的数据包通过多个所述通道传送到所述主机上,每个所述通道内的数据包是有序的,所述主机对多个所述通道内有序的数据包进行第二次排序,边排序边将排好序的数据包发送到客户端,无需消耗所述主机硬盘,只需缓存即可,同时提高了效率,节约了处理时间。 | ||
搜索关键词: | 通过 多核 pcie 加速 子卡后 数据 排序 方法 | ||
【主权项】:
一种通过多核PCIE加速子卡后的数据排序方法,其特征在于,包括以下步骤:多核PCIE加速子卡中的多个线程同时从网口接收数据包;所述多核PCIE加速子卡中的多个排序核接收所述多个线程发出的数据包,并进行第一次排序;每个所述排序核中经过第一次排序后的数据包通过一通道传送到与所述多核PCIE加速子卡连接的主机;以及所述主机通过所述多个通道接收到经过第一次排序后的数据包后进行第二次排序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海昭赫信息技术有限公司;,未经上海昭赫信息技术有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410834171.4/,转载请声明来源钻瓜专利网。