[发明专利]一种异构系统的多模式动态加载方法有效
申请号: | 201410842573.9 | 申请日: | 2014-12-30 |
公开(公告)号: | CN104461660B | 公开(公告)日: | 2017-12-22 |
发明(设计)人: | 全英汇;宋亚坪;李亚超;王金龙;肖川江;施佳刚 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F12/02 |
代理公司: | 西安睿通知识产权代理事务所(特殊普通合伙)61218 | 代理人: | 惠文轩 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于硬件的数据加载技术领域,特别涉及一种异构系统的多模式动态加载方法。其具体步骤为当DSP需要加载程序时,上位机向DSP发送DSP程序数据;DSP向上位机发送第一结束标志;上位机收到第一结束标志后,向DSP发送第一Flash存储器写入命令;DSP根据接收的第一Flash存储器写入命令,将DDR3内存中的DSP程序数据写入第一Flash存储器中;使DSP重新上电,完成DSP程序数据的加载。当FPGA需要加载程序时,上位机向DSP发送FPGA程序数据;DSP向上位机发送第三结束标志;上位机收到第三结束标志后,向DSP发送第二Flash存储器写入命令;DSP根据接收的第二Flash存储器写入命令,将DDR3内存中的DSP程序数据写入第二Flash存储器中;使FPGA重新加载,完成FPGA程序数据的加载。 | ||
搜索关键词: | 一种 系统 模式 动态 加载 方法 | ||
【主权项】:
一种异构系统的多模式动态加载方法,其特征在于,所述异构系统包括DSP、FPGA、第一Flash存储器、第二Flash存储器,所述DSP和FPGA形成双向通信连接,所述DSP分别通过SPI总线分别电连接第一Flash存储器和第二Flash存储器,所述FPGA通过SPI总线电连接第二Flash存储器,所述DSP加载有DDR3内存;所述异构系统电连接有上位机,所述上位机与DSP形成双向通信连接;所述异构系统的多模式动态加载方法包括:当DSP需要加载程序时,上位机向DSP发送DSP程序数据,DSP将接收的DSP程序数据存入DDR3内存中;当DSP将接收的DSP程序数据存入DDR3内存之后,DSP向FPGA发送第二Flash存储器空载命令,同时向上位机发送第一结束标志;FPGA收到第二Flash存储器空载命令后,切断DSP与第二Flash存储器之间的数据传输通路,上位机收到第一结束标志后,向DSP发送第一Flash存储器写入命令;DSP根据接收的第一Flash存储器写入命令,将DDR3内存中的DSP程序数据写入第一Flash存储器中;当DSP将DSP程序数据写入第一Flash存储器之后,使DSP重新上电,完成DSP程序数据的加载;当FPGA需要加载程序时,上位机向DSP发送FPGA程序数据,DSP将接收的FPGA程序数据存入DDR3内存中;当DSP接收的FPGA程序数据存入DDR3内存之后,DSP向FPGA发送第二Flash存储器加载命令,同时向上位机发送第三结束标志;FPGA收到第二Flash存储器加载命令后,接通DSP与第二Flash存储器之间的数据传输通路,上位机收到第三结束标志后,向DSP发送第二Flash存储器写入命令;DSP根据接收的第二Flash存储器写入命令,将DDR3内存中的FPGA程序数据写入第二Flash存储器中;当DSP将FPGA程序数据写入第二Flash存储器之后,DSP向上位机发送第四结束标志;上位机收到第四结束标志之后,向DSP发送FPGA复位命令,DSP将接收到的FPGA复位命令转发至FPGA;FPGA收到FPGA复位命令之后,复位FPGA的每个SPI信号,之后,拉低PROG_B信号500ns,使FPGA完成FPGA程序数据的加载;其中,FPGA的SPI信号包括:时钟信号、第一片选信号、第二片选信号、主机输入/从机输出信号、主机输出/从机输入信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410842573.9/,转载请声明来源钻瓜专利网。