[发明专利]集成电路的时序分析方法及集成电路的时序分析装置有效
申请号: | 201410852985.0 | 申请日: | 2014-12-31 |
公开(公告)号: | CN105808806B | 公开(公告)日: | 2019-05-31 |
发明(设计)人: | 陈英杰;余美俪;王鼎雄;罗幼岚;高淑怡 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种集成电路的时序分析方法及集成电路的时序分析装置,该时序分析方法用于分析至少部份电路区块非使用标准组件的集成电路,其包含:读取集成电路的网表,网表中包含集成电路的频率信号的测量起点以及测量端点,测量起点与测量端点之间包含有信号路径,并且测量起点与测量端点之间分别包含有传输线或至少一个电路区块;分析信号路径,以阻抗性负载的方式将部分电路区块记录于集成电路的简化网表;以及依据集成电路的简化网表,计算频率信号通过信号路径的频率延迟。 | ||
搜索关键词: | 集成电路 时序分析 测量端点 测量起点 电路区块 简化网表 频率信号 信号路径 网表 传输线 读取 阻抗性负载 标准组件 分析信号 频率延迟 记录 分析 | ||
【主权项】:
1.一种集成电路的时序分析方法,用于分析一集成电路,该集成电路的至少部份电路区块非使用标准组件,其包含:读取该集成电路的一网表,该网表中包含该集成电路的一频率信号的一测量起点以及N个测量端点,该测量起点与该N个测量端点之间分别包含有一信号路径,一共包含有N个信号路径,并且该测量起点与该N个测量端点之间分别包含有一传输线或至少一个电路区块;分析该N个信号路径,以产生该集成电路的一简化网表;其中若一第一电路区块用于接收该频率信号的一输入端点及用于输出该频率信号的一输出端点皆耦接于该N个信号路径的一第一信号路径时,于该简化网表中记录该第一电路区块,以计算该第一信号路径的一频率延迟;若该第一电路区块的该输入端点耦接于该第一信号路径而该输出端点未耦接于该第一信号路径时,于该简化网表中以一阻抗性负载记录该第一电路区块,以计算该第一信号路径的该频率延迟;以及依据该集成电路的该简化网表,计算该频率信号分别通过该N个信号路径的N个频率延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410852985.0/,转载请声明来源钻瓜专利网。