[实用新型]一种压缩存储的FPGA配置电路有效
申请号: | 201420024075.9 | 申请日: | 2014-01-15 |
公开(公告)号: | CN203930820U | 公开(公告)日: | 2014-11-05 |
发明(设计)人: | 高明煜;刘云飞;黄继业;曾毓;何志伟;杨宇翔 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H03M7/30 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 杜军 |
地址: | 310018 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种压缩存储的FPGA配置电路,本实用新型包括计算机、STM32F103单片机、W25Q64存储器和CycloneIVFPGA;计算机通过USB接口与STM32F103单片机USB2.0全速接口相连,STM32F103单片机通过SPI1接口与W25Q64存储器SPI接口相连,CycloneIVFPGA通过PS配置模式接口与STM32F103单片机SPI2接口和任意3个IO口相连;本实用新型减小了FPGA配置数据位流,可以减少数据存储空间和传输速度以及配置设备的成本,同时对设计的保密性和可升级性起到十分重要的作用。 | ||
搜索关键词: | 一种 压缩 存储 fpga 配置 电路 | ||
【主权项】:
一种压缩存储的FPGA配置电路,包括计算机、STM32F103单片机、W25Q64存储器和Cyclone IV FPGA;其特征在于:计算机通过USB接口与STM32F103单片机USB2.0全速接口相连,STM32F103单片机通过SPI1接口与W25Q64存储器SPI接口相连,Cyclone IV FPGA通过PS配置模式接口与STM32F103单片机SPI2接口和任意3个IO口相连;PS配置模式接口详细连接方式为,STM32F103单片机通过SPI2总线的MOSI管脚与Cyclone IV FPGA的DATA[0]管脚相连,STM32F103单片机通过SPI2总线的SCK管脚与Cyclone IV FPGA的DCLK管脚相连,STM32F103单片机通过任意一个IO管脚与Cyclone IV FPGA的nCONFIG管脚相连,STM32F103单片机通过任意一个IO管脚与Cyclone IV FPGA的CONF_DONE管脚相连,且通过一个10kΩ电阻R1上拉到VCCIO,STM32F103单片机通过任意一个IO管脚与Cyclone IV FPGA的nSTATUS管脚相连,且通过一个10kΩ电阻R2上拉到VCCIO;Cyclone IV FPGA的nCE管脚接地,Cyclone IV FPGA的MSEL管脚接成PS配置模式,Cyclone IV FPGA的nCEO管脚悬空。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420024075.9/,转载请声明来源钻瓜专利网。