[发明专利]半导体存储装置有效

专利信息
申请号: 201480048217.8 申请日: 2014-07-29
公开(公告)号: CN105684088B 公开(公告)日: 2018-09-18
发明(设计)人: 清水直树;裴智慧 申请(专利权)人: 东芝存储器株式会社;SK海力士公司
主分类号: G11C11/15 分类号: G11C11/15;G11C7/00;G11C8/00
代理公司: 北京市中咨律师事务所 11247 代理人: 谭营营;李峥
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种能够执行第一模式和第二模式的半导体存储装置,所述第一模式具有第一潜伏期,所述第二模式具有比所示第一潜伏期长的第二潜伏期。该半导体存储装置包括:焊盘单元,该焊盘单元被配置为从外部接收地址和命令;第一延迟电路,该第一延迟电路被配置为将所述地址延迟与所述第一潜伏期对应的时间;第二延迟电路,该第二延迟电路包括串联的移位寄存器,并被配置为将所述地址延迟与所述第一潜伏期和所述第二潜伏期之间的差值对应的时间;以及控制器,该控制器被配置为在执行所述第二模式时使用所述第一延迟电路和所述第二延迟电路。
搜索关键词: 半导体 存储 装置
【主权项】:
1.一种能够执行第一模式和第二模式的半导体存储装置,所述第一模式具有第一潜伏期,所述第二模式具有比所述第一潜伏期长的第二潜伏期,该半导体存储装置包括:焊盘单元,该焊盘单元被配置为从外部接收地址和命令;第一延迟电路,该第一延迟电路被配置为将所述地址延迟与所述第一潜伏期对应的时间;第二延迟电路,该第二延迟电路包括串联的移位寄存器,并且被配置为将所述地址延迟与所述第一潜伏期和所述第二潜伏期之间的差值对应的时间;以及控制器,该控制器被配置为在执行所述第二模式时使用所述第一延迟电路和所述第二延迟电路,其中所述控制器在执行所述第一模式时转移所述第二延迟电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东芝存储器株式会社;SK海力士公司,未经东芝存储器株式会社;SK海力士公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480048217.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top