[发明专利]基于100G通信的以太网测试仪表及测试方法在审

专利信息
申请号: 201510021468.3 申请日: 2015-01-15
公开(公告)号: CN104660461A 公开(公告)日: 2015-05-27
发明(设计)人: 朱天全;鲍胜青;赵改革 申请(专利权)人: 北京奥普维尔科技有限公司
主分类号: H04L12/26 分类号: H04L12/26
代理公司: 北京爱普纳杰专利代理事务所(特殊普通合伙) 11419 代理人: 何自刚
地址: 100085 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开了一种基于100G通信的以太网测试仪表及测试方法,由FPGA可编程逻辑器件实现,包括:100G光模块,用于接收串行100G光信号,并将其转换为并行10×10G电信号,然后与FPGA之间进行数据交换;高速缓存单元,用于在FPGA读取到所述并行数据后对其进行缓存;主控单元,用于向FPGA发出测试指令;逻辑处理单元,用于接收所述测试指令,对所述高速缓存单元缓存的并行数据进行以太网帧结构测试。本发明的优点是:一方面,可以完成对数据的产生,采集,缓存,分析,进而实现对100G高速以太网的模拟分析;另一方面,能够进行以太网帧结构测试,包括测试:吞吐量、时延、帧丢失、背靠背,以对以太网包统计分析。
搜索关键词: 基于 100 通信 以太网 测试 仪表 方法
【主权项】:
一种基于100G通信的以太网测试仪表,其特征在于,由FPGA可编程逻辑器件实现,包括:100G光模块,用于接收串行100G光信号,并将其转换为并行10×10G,或4×25G电信号,然后与FPGA之间进行数据交换;高速缓存单元,用于在FPGA读取到所述并行数据后对其进行缓存;主控单元,用于向FPGA发出测试指令;逻辑处理单元,用于接收所述测试指令,对所述高速缓存单元缓存的并行数据进行以太网帧结构测试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京奥普维尔科技有限公司;,未经北京奥普维尔科技有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510021468.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top