[发明专利]一种基于POWER平台的内存板上电时序的控制方法在审

专利信息
申请号: 201510037695.5 申请日: 2015-01-26
公开(公告)号: CN104571442A 公开(公告)日: 2015-04-29
发明(设计)人: 王耀亭;王风谦;贡维 申请(专利权)人: 浪潮电子信息产业股份有限公司
主分类号: G06F1/26 分类号: G06F1/26;G06F11/30
代理公司: 济南信达专利事务所有限公司 37100 代理人: 姜明
地址: 250101 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明特别涉及一种基于POWER平台的内存板上电时序的控制方法。该基于POWER平台的内存板上电时序的控制方法,所述内存板以UCD9090为核心进行内存板上电时序的监视和控制,UCD9090在BMC的控制下完成初始化,同时开始监控内存板上的电压状态,并将电压状态通过PMBus传递给BMC,BMC即可对内存板的电压进行监控。该基于POWER平台的内存板上电时序的控制方法,仅使用一颗芯片就可以实现内存板上电时序的控制与板上电压的监控,达到了简化板卡设计与节约空间的目的。
搜索关键词: 一种 基于 power 平台 内存 板上电 时序 控制 方法
【主权项】:
一种基于POWER平台的内存板上电时序的控制方法,其特征在于:所述内存板以UCD9090为核心进行内存板上电时序的监视和控制,当系统主板开始上电后,首先由程序存储单元PSU提供12V电源给内存板,随后系统FPGA发出内存板上电使能信号CMB_EN,UCD9090开始按照设定输出使能信号,并根据监控到的前一电压准位的状况来输出后一电压的使能信号,最后当所有的电压上电完成后,UCD9090通过GPIO输出CMB_PGOOD信号给系统FPGA,并且将内存板上的电压状况通过PMBus传递给BMC,BMC即可对内存板的电压进行监控。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510037695.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top