[发明专利]反射内存卡的内存访问装置及方法有效
申请号: | 201510054613.8 | 申请日: | 2015-02-02 |
公开(公告)号: | CN104572487B | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 魏长安;赵嘉宇;许永辉;孙超;姜守达 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F13/16 |
代理公司: | 哈尔滨市松花江专利商标事务所23109 | 代理人: | 岳昕 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 反射内存卡的内存访问装置及方法,属于反射内存领域。本发明为了解决现有的反射内存卡在研究和应用方面受到严重限制的问题,也是为了满足国内对反射内存相关产品的需求。本发明通过串行通讯接口模块、PCI接口模块、反射内存模块和光纤接口模块之间的数据传输,实现了反射内存卡的反射内存访问装置。反射内存模块包括DDR2存储器和FPGA模块;光纤接口模块包括数据转换模块和光纤收发模块。其中FPGA模块为本发明的创新之处。通过对内存写处理模块、内存读处理模块、读写时序逻辑模块、DDR控制器、初始化模块和刷新计数器的构建,完成了FPGA模块的设计,对内存写处理模块和内存读处理模块的进一步搭建,完成了整个反射内存访问装置的搭建。本发明适用于内存访问。 | ||
搜索关键词: | 反射 内存 访问 装置 方法 | ||
【主权项】:
反射内存卡的内存访问装置,它包括串行通讯接口模块(2)、PCI接口模块(4);其特征在于,它还包括反射内存模块(1)和光纤接口模块(3);反射内存模块(1)包括DDR2存储器和FPGA模块;光纤接口模块(3)包括数据转换模块(31)和光纤收发模块(32);DDR2存储器,用于与FPGA模块实现数据交互;FPGA模块,用于与PCI接口模块(4)实现上位机数据/命令的数据交互;还用于与数据转换模块(31)实现反射内存网络数据的数据交互;还用于与串行通讯接口模块(2)实现串口通信数据的数据交互;数据转换模块(31),用于与光纤收发模块(32)实现数据交互;光纤收发模块(32),用于与光纤网络设备实现光电转换和串并转换;FPGA模块包括内存写处理模块(11)、内存读处理模块(12)、读写时序逻辑模块(13)、DDR控制器(14)、初始化模块(15)和刷新计数器(16);内存写处理模块(11),用于接收光纤接口模块(3)发送的数据/FIFO状态信号、串行通讯接口模块(2)发送的数据/FIFO状态信号、PCI接口模块(4)发送的数据/FIFO状态信号和PCI接口模块(4)发送的PCI地址信号,并对接收的信号进行写处理后输出地址信号和数据信号至读写时序逻辑模块(13);还用于与读写时序逻辑模块(13)之间实现写控制信号的数据交互;内存读处理模块(12),用于与串行通讯接口模块(2)之间实现读信号的数据交互;还用于与读写时序逻辑模块(13)之间实现读控制信号的数据交互;还用于接收读写时序逻辑模块(13)发送的数据信号、PCI接口模块(4)发送的PCI地址信号和PCI接口模块(4)发送的PCI控制信号,并对接收的信号进行读处理,并输出地址信号至读写时序逻辑模块(13)、输出数据/FIFO控制信号至串行通讯接口模块(2)、输出上位机数据至PCI接口模块(4);读写时序逻辑模块(13),用于对接收的内存写处理模块(11)发送的地址信号、数据信号、写控制信号、内存读处理模块(12)发送的地址信号和读控制信号进行读写时序逻辑处理后,输出控制信号至DDR2控制器(14);还用于与DDR2控制器(14)之间实现数据/地址信号的数据交互;DDR2控制器(14),用于与DDR2存储器之间实现数据/地址信号的数据交互,还用于接收初始化模块(15)发送的初始化信号、刷新计数器(16)发送的计数信号、读写时序逻辑模块(13)发送的控制信号,并对接收的信号进行处理后输出控制信号至DDR2存储器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510054613.8/,转载请声明来源钻瓜专利网。