[发明专利]一种片间高速互联的链路层设计方法和系统有效

专利信息
申请号: 201510200725.X 申请日: 2015-04-24
公开(公告)号: CN104767828B 公开(公告)日: 2018-06-19
发明(设计)人: 李仙辉;张明懿 申请(专利权)人: 福州瑞芯微电子股份有限公司
主分类号: H04L29/08 分类号: H04L29/08;H04L29/06
代理公司: 福州市景弘专利代理事务所(普通合伙) 35219 代理人: 林祥翔;吕元辉
地址: 350003 福建省*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种片间高速互联的链路层设计方法和系统,所述方法应用于片间高速互联的链路层系统,所述系统包括多个芯片,所述芯片包括链路层逻辑电路和PCS层逻辑电路;所述链路层逻辑电路包括数据校验模块,协议包通道管理模块,链路层传输模块;所述PCS层逻辑电路包括链路训练模块,PCS层传输模块,接口控制模块,数据编码模块,数据解码模块,数据加扰模块和数据解扰模块;所述链路层逻辑电路与PCS层逻辑电路连接。所述设计方法和系统可以实现多个芯片之间数据快速高效地传输。 1
搜索关键词: 链路层 高速互联 芯片 接口控制模块 数据编码模块 数据加扰模块 数据解码模块 数据解扰模块 数据校验模块 通道管理模块 链路层传输 传输模块 训练模块 协议包 链路 传输
【主权项】:
1.一种片间高速互联的链路层系统,其特征在于,所述系统包括多个芯片,所述芯片包括链路层逻辑电路和PCS层逻辑电路;所述链路层逻辑电路包括数据校验模块,协议包通道管理模块,链路层传输模块;所述PCS层逻辑电路包括链路训练模块,PCS层传输模块,接口控制模块,数据编码模块,数据解码模块,数据加扰模块和数据解扰模块;所述链路层逻辑电路与PCS层逻辑电路连接;所述链路训练模块用于进行链路训练,同步不同芯片之间的PCS层;所述PCS层传输模块用于接收另一芯片的数据,所述另一芯片数据为另一芯片通过PMA物理介质子层发送至PCS层传输模块的数据;所述接口控制模块用于控制PCS层与PMA物理介质子层的接口连接;所述数据解码模块对数据进行解码,所述数据解扰模块对数据进行解扰;所述数据校验模块检测数据是否正确,所述协议包通道管理模块用于在数据校验模块检测数据正确后对数据进行通道区分管理,所述链路层传输模块用于将通道区分后的数据传输至协议层;所述加扰模块用于对数据进行加扰,所述数据编码模块用于对数据进行编码;所述PCS层传输模块用于将编码后的数据通过PMA物理介质子层发送至另一芯片;所述链路层逻辑电路还包括重传控制模块;所述重传控制模块用于在数据校验模块检测到数据传输异常时发出数据重传请求,或者,所述重传控制模块用于在接收到数据重传请求后,对数据进行备份并再次传输;所述链路层逻辑电路还包括中断请求模块;所述中断请求模块用于在重传控制模块发出的数据重传请求次数超过预设阈值后,发起数据中断请求。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州瑞芯微电子股份有限公司,未经福州瑞芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510200725.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top