[发明专利]一种双线性插值放大算法的高效率FPGA实现方法和装置有效
申请号: | 201510246741.2 | 申请日: | 2015-05-14 |
公开(公告)号: | CN104869284B | 公开(公告)日: | 2018-05-04 |
发明(设计)人: | 陈天翼;林翰;林竞豪;张惠迪;郭思滢;顾仁涛 | 申请(专利权)人: | 北京邮电大学 |
主分类号: | H04N5/14 | 分类号: | H04N5/14;G06T3/40 |
代理公司: | 北京柏杉松知识产权代理事务所(普通合伙)11413 | 代理人: | 马敬,项京 |
地址: | 100876 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种双线性插值放大算法的高效率FPGA实现方法,该方法包括获得待缩放视频帧中当前像素点的上一个已缩放像素点的权重系数,并利用所述上一个已缩放像素点的权重系数计算得到当前像素点的权重系数;利用所述当前像素点的权重系数计算得到所述当前像素点的缩放函数;利用所述缩放函数对所述当前像素点的视频数据进行视频缩放处理。本发明实施例中还提出了一种与上述方法对应的双线性插值放大算法的高效率FPGA实现装置。本发明实施例中,可以减少需要使用的乘法器数量,对于乘法器数量较少的FPGA芯片,也能实现视频缩放,解决乘法器数量较少的FPGA芯片无法实现视频缩放的问题。 | ||
搜索关键词: | 一种 双线 性插值 放大 算法 高效率 fpga 实现 方法 装置 | ||
【主权项】:
一种双线性插值放大算法的高效率现场可编程门阵列FPGA实现方法,应用于采用双线性插值来实现视频缩放的FPGA芯片中,其特征在于,所述方法包括以下步骤:获得待缩放视频帧中当前像素点的上一个已缩放像素点的权重系数,并利用所述上一个已缩放像素点的权重系数计算得到当前像素点的权重系数;各像素点的权重系数具体包括所述各像素点周围的四个像素点的权重系数,所述利用所述上一个已缩放像素点的权重系数计算得到所述当前像素点的权重系数,具体包括:利用所述上一个已缩放像素点在周围像素点坐标(0,0)下的权重系数计算得到当前像素点在周围像素点坐标(0,0)下的权重系数,并利用所述上一个已缩放像素点在周围像素点坐标(0,1)下的权重系数计算得到当前像素点在周围像素点坐标(0,1)下的权重系数,并利用所述上一个已缩放像素点在周围像素点坐标(1,0)下的权重系数计算得到当前像素点在周围像素点坐标(1,0)下的权重系数,并利用所述上一个已缩放像素点在周围像素点坐标(1,1)下的权重系数计算得到当前像素点在周围像素点坐标(1,1)下的权重系数;进一步的,所述利用所述上一个已缩放像素点的权重系数计算得到所述当前像素点的权重系数,具体包括:利用如下公式计算得到当前像素点在周围像素点坐标(0,0)下的权重系数:利用如下公式计算得到当前像素点在周围像素点坐标(0,1)下的权重系数:利用如下公式计算得到当前像素点在周围像素点坐标(1,0)下的权重系数:利用如下公式计算得到当前像素点在周围像素点坐标(1,1)下的权重系数:其中,F00为上一个已缩放像素点在周围像素点坐标(0,0)下的权重系数,F01为上一个已缩放像素点在周围像素点坐标(0,1)下的权重系数,F10为上一个已缩放像素点在周围像素点坐标(1,0)下的权重系数,F11为上一个已缩放像素点在周围像素点坐标(1,1)下的权重系数,k为放大倍数,v为纵坐标小数位;利用所述当前像素点的权重系数计算得到所述当前像素点的缩放函数;利用所述缩放函数对所述当前像素点的视频数据进行视频缩放处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京邮电大学,未经北京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510246741.2/,转载请声明来源钻瓜专利网。
- 上一篇:具备多种照相模式的相机
- 下一篇:图像形成装置及其控制方法