[发明专利]时钟信号生成电路、栅极驱动电路、显示面板及显示装置在审
申请号: | 201510270561.8 | 申请日: | 2015-05-25 |
公开(公告)号: | CN104810004A | 公开(公告)日: | 2015-07-29 |
发明(设计)人: | 徐飞;章祯;张志伟 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 柴亮;张天舒 |
地址: | 230012 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种时钟信号生成电路、栅极驱动电路、显示面板及显示装置。所述时钟信号生成电路包括选择模块、高电平信号输入端、低电平信号输入端、第一时钟信号端、第二时钟信号端,以及输出端;所述第一时钟信号端向所述选择模块输入第一时钟信号;所述第二时钟信号端向所述选择模块输入第二时钟信号;所述选择模块根据所述第一时钟信号将所述高电平信号输入端与所述输出端选通或断开,根据所述第二时钟信号将所述低电平信号输入端与所述输出端选通或断开;所述选择模块将高电平信号输入端、低电平信号输入端交替与所述输出端选通,使所述输出端输出目标时钟信号。上述时钟信号生成电路可以降低目标时钟信号的失真。 | ||
搜索关键词: | 时钟 信号 生成 电路 栅极 驱动 显示 面板 显示装置 | ||
【主权项】:
一种时钟信号生成电路,其特征在于,所述时钟信号生成电路包括选择模块、高电平信号输入端、低电平信号输入端、第一时钟信号端、第二时钟信号端,以及输出端;所述第一时钟信号端向所述选择模块输入第一时钟信号;所述第二时钟信号端向所述选择模块输入第二时钟信号;所述选择模块根据所述第一时钟信号将所述高电平信号输入端与所述输出端选通或断开,根据所述第二时钟信号将所述低电平信号输入端与所述输出端选通或断开;所述选择模块将高电平信号输入端、低电平信号输入端交替与所述输出端选通,使所述输出端输出目标时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510270561.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种深水用低频复合棒耦合腔换能器
- 下一篇:用于液晶显示的控制电路及控制方法