[发明专利]高压倒装LED芯片及其制造方法有效
申请号: | 201510323808.8 | 申请日: | 2015-06-12 |
公开(公告)号: | CN104993031B | 公开(公告)日: | 2018-03-06 |
发明(设计)人: | 徐慧文;张宇;李起鸣 | 申请(专利权)人: | 映瑞光电科技(上海)有限公司 |
主分类号: | H01L33/38 | 分类号: | H01L33/38;H01L33/62 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 吴圳添,吴敏 |
地址: | 201306 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高压倒装LED芯片及其制造方法。其中,所述高压倒装LED芯片包括两个以上的芯片单元区域;Mesa平台,每个所述芯片单元区域的所述Mesa具有第一沟槽;第一电极,相邻所述第一电极之间具有第二沟槽;第一绝缘层,所述第一绝缘层填充所述第二沟槽并部分填充所述第一沟槽,直至剩余所述第一沟槽保留为第三沟槽;位于所述第一绝缘层且暴露所述第一电极的第四沟槽;互联电极,所述互联电极填充所述第三沟槽和第四沟槽,相邻所述芯片单元区域之间,所述互联电极串联其中一个所述芯片单元区域的所述第一电极和另一个所述芯片单元区域的所述第一半导体层。所述高压倒装LED芯片结构性能提高,封装良率也提高。 | ||
搜索关键词: | 高压 倒装 led 芯片 及其 制造 方法 | ||
【主权项】:
一种高压倒装LED芯片的制造方法,其特征在于,包括:提供衬底,所述衬底具有两个以上的芯片单元区域;在所述衬底上沉积外延叠层,所述外延叠层包括第一半导体层、量子阱层和第二半导体层;刻蚀所述外延叠层,直至在每个所述芯片单元区域形成至少一个第一沟槽,所述第一沟槽底部暴露所述第一半导体层,每个所述芯片单元区域剩余的所述外延叠层保留为Mesa平台;在所述Mesa平台上形成第一电极,相邻所述芯片单元区域的所述第一电极之间具有第二沟槽;形成第一绝缘层,所述第一绝缘层覆盖所述Mesa平台和第一电极,同时所述第一绝缘层填充所述第二沟槽并部分填充所述第一沟槽,剩余所述第一沟槽保留为第三沟槽;刻蚀所述第一绝缘层,直至形成暴露所述第一电极表面的至少一个第四沟槽;形成互联电极,所述互联电极填充所述第三沟槽和第四沟槽,相邻所述互联电极之间具有第五沟槽,相邻所述芯片单元区域之间,所述互联电极串联其中一个所述芯片单元区域的所述第一电极和另一个所述芯片单元区域的所述第一半导体层;设置位于第一侧边的所述互联电极电连接位于第一侧边的所述第一半导体层,或者设置位于第二侧边的所述互联电极电连接位于第二侧边的所述第一半导体层;还包括:形成第二绝缘层覆盖所述互联电极并填充所述第五沟槽;在所述第二绝缘层形成第六沟槽,所述第六沟槽暴露其中一个所述互联电极,所述第六沟槽暴露位于第一侧边的所述互联电极,或者暴露位于第二侧边的所述互联电极;形成第二电极,所述第二电极覆盖所述第二绝缘层并填充所述第六沟槽;在所述第二电极上形成导电基板;将所述外延叠层与所述衬底分离以暴露所述第一半导体层的出光面;刻蚀所述第一半导体层直至形成第七沟槽,位于不同所述芯片单元区域的所述第一半导体层、量子阱层和第二半导体层被所述第七沟槽绝缘分隔;刻蚀所述第一半导体层直至形成第八沟槽;当所述第六沟槽暴露位于所述第一侧边的所述互联电极,且位于所述第一侧边的所述互联电极电连接位于所述第一侧边的所述第一半导体层时,所述第八沟槽暴露位于所述第二侧边的所述第一电极;当所述第六沟槽暴露位于所述第一侧边的所述互联电极,且位于所述第一侧边的所述互联电极电连接位于所述第一侧边的第一电极时,所述第八沟槽暴露位于所述第二侧边的所述互联电极;当所述第六沟槽暴露位于所述第二侧边的所述互联电极,且位于所述第二侧边的所述互联电极电连接位于所述第二侧边的所述第一半导体层时,所述第八沟槽暴露位于所述第一侧边的所述第一电极;当所述第六沟槽暴露位于所述第二侧边的所述互联电极,且位于所述第二侧边的所述互联电极电连接位于所述第二侧边的第一电极时,所述第八沟槽暴露位于所述第一侧边的所述互联电极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于映瑞光电科技(上海)有限公司,未经映瑞光电科技(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510323808.8/,转载请声明来源钻瓜专利网。