[发明专利]一种用于零中频GFSK解调器中的位同步电路有效
申请号: | 201510325627.9 | 申请日: | 2015-06-12 |
公开(公告)号: | CN104980177B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 陈虹;武广华;孟焱毅 | 申请(专利权)人: | 清华大学 |
主分类号: | H04B1/16 | 分类号: | H04B1/16 |
代理公司: | 西安智大知识产权代理事务所61215 | 代理人: | 贾玉健 |
地址: | 100084 北京市海淀区1*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种用于零中频GFSK解调器中的位同步电路,利用移位寄存器模块存储采样值,之后利用相关值计算模块计算两路信号的相关值,再利用一个相关值累加模块计算相关值的总和,再利用一个比较器模块得到位同步信号脉冲,最后利用一个延时器模块将此脉冲延时一段时间得到最终正确的位同步信号;该位同步电路适用于0101交替出现的前导码的GFSK调制信号,且调制系数较大,其理论基础是0101交替出现的前导码的GFSK调制信号左右对称,其对称轴正好是码元结束时刻,该电路具有结构简单,同步准确的优点。 | ||
搜索关键词: | 一种 用于 中频 gfsk 解调器 中的 同步 电路 | ||
【主权项】:
一种用于零中频GFSK解调器中的位同步电路,其特征在于,包括:用于分别存储零中频GFSK调制信号的同相信号和正交信号采样值的移位寄存器模块;用于计算所述同相信号和正交信号采样值的相关值的相关值计算模块;用于计算所述相关值的总和的相关值累加模块;用于将所述相关值的总和与设定阈值比较从而得到位同步信号脉冲的比较器模块;以及用于将所述位同步信号脉冲延时得到位同步信号的延时器模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510325627.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种新型接收电路
- 下一篇:基于查找表的CDR中QC-LDPC并行编码器