[发明专利]一种STM32降频实现高速率读卡器的方法有效

专利信息
申请号: 201510359564.9 申请日: 2015-06-25
公开(公告)号: CN105046178B 公开(公告)日: 2017-10-10
发明(设计)人: 张亚军;梁杰 申请(专利权)人: 广东华大互联网股份有限公司
主分类号: G06K7/00 分类号: G06K7/00
代理公司: 深圳市精英专利事务所44242 代理人: 冯筠
地址: 518000 广东省深圳市龙岗*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种STM32降频实现高速率读卡器的方法,包括初始化STM32微控制器的系统时钟为48Mhz;初始化GPIO;初始化STM32微控制器的USART接口为7816模式,系统时钟设置为5分频,CLK设置为4.8Mhz;根据ETU=(F/D)×(1/f),得到ETU的最小值,其中F/D为波特率转换因子,f是ISO7816/智能卡的CLK频率。本发明采用STM32F103微型控制器,将系统时钟设置为48Mhz,系统时钟5分频使得CLK最大值为4.8Mhz,依此ETU的最小值为2.42us,根据ETU=(F/D)*(1/f),使最大通信速率达到412903bps,比原来主频率为72Mhz时达到的通信速率高出25807bps。本发明具有使读卡器通信速率提高,读卡器的阅读速度加快,使用者满意度提升的优点。
搜索关键词: 一种 stm32 实现 速率 读卡器 方法
【主权项】:
一种STM32降频实现高速率读卡器的方法,其特征在于,包括以下步骤:初始化堆栈;初始化STM32微控制器的系统时钟为48Mhz;初始化GPIO;初始化STM32微控制器的USART接口为7816模式,系统时钟设置为5分频,CLK设置为4.8Mhz;根据ETU=(F/D)×(1/f),得到ETU的最小值,其中F/D为波特率转换因子,f是ISO7816/智能卡的CLK频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东华大互联网股份有限公司,未经广东华大互联网股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510359564.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top