[发明专利]一种基于FPGA的大素数暨大素数族的快速生成方法在审
申请号: | 201510394615.1 | 申请日: | 2015-07-08 |
公开(公告)号: | CN105071928A | 公开(公告)日: | 2015-11-18 |
发明(设计)人: | 路博超;刘诗章 | 申请(专利权)人: | 路博超;刘诗章 |
主分类号: | H04L9/08 | 分类号: | H04L9/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 300110 天津市南*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公布了一种基于FPGA的大素数暨大素数族的快速生成方法。该方法在进行筛选的过程中不进行任何计算,并充分利用FPGA的特点,可快速生成任意位置、任意大小的素数。同时,本发明具有较高的灵活性和拓展性,使用模块化的设计方式。可根据实际应用调整计算速度和硬件消耗资源。利用本发明,可实现在小型平台上快速生成大素数的功能,为小型移动设备的信息加密技术提供了充足的素数资源。 | ||
搜索关键词: | 一种 基于 fpga 素数 快速 生成 方法 | ||
【主权项】:
一种基于FPGA的大素数暨大素数族的快速生成方法,其特征在于,使用计算模块和存储模块组成大素数暨大素数族生成系统,实现大素数暨大素数族生成功能;其中,所述大素数暨大素数族生成系统使用定点整数,不同模块使用不同的定点数位宽;所述大素数暨大素数族生成系统在每次筛选计算过程中,先进行取余计算,再进行筛选计算;所述大素数暨大素数族生成系统使用发明专利1(“一种适用于信息加密技术应用的素数族快速生成方法”:专利申请号:201110253413.7)中的方法,通过以一个因子作为标准生成的8个位置信息,筛选出范围内含该因子的合数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于路博超;刘诗章,未经路博超;刘诗章许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510394615.1/,转载请声明来源钻瓜专利网。