[发明专利]一种用于128位并行数据的CRC校验矩阵生成方法有效
申请号: | 201510504163.8 | 申请日: | 2015-08-17 |
公开(公告)号: | CN105099466B | 公开(公告)日: | 2018-04-17 |
发明(设计)人: | 赵坤鹏;陈庆宇;吴龙胜;马徐瀚 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | H03M13/09 | 分类号: | H03M13/09 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 李宏德 |
地址: | 710068 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于128位并行数据的CRC校验矩阵生成方法,减少了级联结构带来的链路延迟,实现高速串行通信中接收或发送数据的实时校验,用于128位并行数据的CRC校验矩阵的生成方法。该方法提供了直接对128并行数据进行CRC编解码的校验矩阵,从而避免使用延时较大的级联结构,提高了128位并行数据的CRC编解码效率,实现高速串行通信中接收或发送数据的实时校验。基于该校验矩阵的CRC电路可以用于PCIe 3.0物理层中的128位并行数据的实时CRC校验,保证了数据的高效率传输。 | ||
搜索关键词: | 一种 用于 128 并行 数据 crc 校验 矩阵 生成 方法 | ||
【主权项】:
一种用于128位并行数据的CRC校验矩阵生成方法,其特征在于,包括如下步骤,1)根据串行编码CRC的编解码原理,得到当前CRC值与当前数据输入和前一级CRC值的关系;其中,当前CRC值与当前数据输入和前一级CRC值的关系为,ci+1j+1=cij⊕(gi+1(dj+1⊕c31j));]]>其中,为第j+1次数据输入后的第i+1位CRC值,为第j次数据输入后的第i位CRC值,gi+1为CRC生成多项式中第i+1位的系数,dj+1为第j+1次的数据输入,为第j次数据输入后的第31位CRC值,j为自然数,i=0,1...31;2)根据当前CRC值与当前数据输入和前一级CRC值的关系,通过迭代得到8位并行数据输入的当前CRC值与前一级CRC值和当前8位并行数据输入的关系;3)根据步骤2)中得到的8位并行数据输入的当前CRC值与前一级CRC值和当前8位并行数据输入的关系,提取出32x32的前一级CRC参数矩阵和8x32的当前数据输入参数矩阵;4)根据步骤3)中的参数矩阵,得到8位并行数据输入的当前CRC值与前一级CRC值和当前8位并行数据输入的相应表达式,对该表达式进行四次迭代运算后,得到输入32数据后的CRC值及其对应的表达式;5)从输入32数据后的CRC值的表达式中提取出前一级CRC值和当前32为数据输入的参数矩阵;将该参数矩阵中的奇数变为1,偶数变为0,得到32位并行的当前CRC值与前一级CRC值和当前32位并行数据输入的关系表达式;6)对步骤5)中得到的关系表达式按照步骤4)和5)的方法进行四次迭代,得到128并行数据的当前CRC值与前一级CRC值和当前128位数据输入的关系矩阵;7)将步骤6)得到的关系矩阵用于128并行数据编码的实时校验。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510504163.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种新型工地巡逻灯无线执行器装置
- 下一篇:轨对轨输入缓冲器
- 同类专利
- 专利分类
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置