[发明专利]FPGA实现的单通道信号脉宽高精度测量方法和装置有效
申请号: | 201510547317.1 | 申请日: | 2015-08-28 |
公开(公告)号: | CN105068405B | 公开(公告)日: | 2017-10-03 |
发明(设计)人: | 曹平;范欢欢;安琪;刘树彬 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | G04F10/04 | 分类号: | G04F10/04 |
代理公司: | 中科专利商标代理有限责任公司11021 | 代理人: | 宋焰琴 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种FPGA实现的单通道信号脉宽高精度测量方法和装置,通过FPGA内至少一个进位连线资源构成延迟链,每个进位连线资源有多个抽头,部分抽头输出测量信号的上升沿在所述延迟链上的状态信息,部分抽头输出为测量信号的下降沿在所述延迟链上的状态信息;使用多路选择器分别选择所述上升沿的状态信息和下降沿的状态信息,使之分别输入译码单元进行译码。本发明具有测量精度高、资源利用少、通用性强的优点。 | ||
搜索关键词: | fpga 实现 通道 号脉 高精度 测量方法 装置 | ||
【主权项】:
一种FPGA实现的单通道信号脉宽高精度测量方法,包括如下步骤:通过FPGA内至少一个进位连线资源构成延迟链,每个进位连线资源有多个抽头,部分抽头输出测量信号的上升沿在所述延迟链上的状态信息,部分抽头输出为测量信号的下降沿在所述延迟链上的状态信息;使用进位连线资源CARRY4,将待测信号的上升沿通过多路器延迟补偿输出,将待测信号的下降沿通过异或门翻转成上升沿输出,二者再接入D触发器组进行上升沿状态的捕获和锁存;使用探测电路控制多路选择器,分别选择所述上升沿的状态信息和下降沿的状态信息,使之分别输入译码单元进行译码,其中,所述探测电路用于识别所述上升沿的状态信息和下降沿的状态信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510547317.1/,转载请声明来源钻瓜专利网。