[发明专利]一种基于FPGA技术设计的高速突发模式误码测试仪在审

专利信息
申请号: 201510613672.4 申请日: 2015-09-23
公开(公告)号: CN105141482A 公开(公告)日: 2015-12-09
发明(设计)人: 张宝怀 申请(专利权)人: 成都乐维斯科技有限公司
主分类号: H04L12/26 分类号: H04L12/26;H04B10/079
代理公司: 成都君合集专利代理事务所(普通合伙) 51228 代理人: 陈尧
地址: 611400 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA技术设计的高速突发模式误码测试仪,包括FPGA处理器,FPGA处理器上设置有接收端处理系统和发射端处理系统,接收端处理系统包括状态编码器、误码检测器及计数系统,状态编码器连接误码检测器,误码检测器连接计数系统;发射端处理系统包括码型产生器、控制信号译码器及GTP固核,控制信号译码器连接码型产生器,码型产生器连接GTP固核;误码检测器内设置有同步检测状态机、本地伪随机系列产生器、随机种子器、第一逻辑门电路、接收状态机及包长度计数器,采用FPGA技术而设计的高速突发模式误码测试仪,能够快速、稳定的对误码进行测试记录,超卓的处理性能,能够有效的保证误码处理的精度及准确性。
搜索关键词: 一种 基于 fpga 技术设计 高速 突发 模式 测试仪
【主权项】:
一种基于FPGA技术设计的高速突发模式误码测试仪,其特征在于:包括FPGA处理器,所述FPGA处理器上设置有接收端处理系统和发射端处理系统,所述接收端处理系统包括状态编码器、误码检测器及计数系统,所述状态编码器连接误码检测器,所述误码检测器连接计数系统;所述发射端处理系统包括码型产生器、控制信号译码器及GTP固核,所述控制信号译码器连接码型产生器,所述码型产生器连接GTP固核。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都乐维斯科技有限公司,未经成都乐维斯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510613672.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top