[发明专利]一种改进型时钟同步镜像延迟电路有效
申请号: | 201510645161.0 | 申请日: | 2015-09-30 |
公开(公告)号: | CN105227257B | 公开(公告)日: | 2018-01-30 |
发明(设计)人: | 李宇;路崇;谭洪舟;尹秀文;陈荣军 | 申请(专利权)人: | 中山大学;广东顺德中山大学卡内基梅隆大学国际联合研究院 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 广州粤高专利商标代理有限公司44102 | 代理人: | 林丽明 |
地址: | 510275 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种改进型时钟同步镜像延迟电路,该电路位于时钟树根节点,接受可变占空比时钟信号输入,并将输出时钟信号送入时钟驱动器链路,到达时钟树叶节点,所述电路包括输入缓冲器IB,交错测量‑补偿单元、反馈缓冲器FB;所述输入缓冲器IB对由时钟树根节点输出的时钟源信号进行整形,将整形后的信号输入交错测量‑补偿单元进行测量、补偿,再经独立于本发明的时钟驱动器链路(Clock Drivers,CD)输出一路时钟信号到达时钟树叶节点,同时输出一路控制信号到反馈缓冲器FB进行缓冲,反馈缓冲器FB的输出的反馈时钟FBCLK输入到交错测量‑补偿单元;所述交错测量‑补偿单元包括连接的交错测量延迟线IMDL和交错补偿延迟线ICDL,反馈缓冲器FB是输入缓冲器IB的镜像。 | ||
搜索关键词: | 一种 改进型 时钟 同步 延迟 电路 | ||
【主权项】:
一种改进型时钟同步镜像延迟电路,其特征在于,该电路位于时钟树根节点,接受可变占空比时钟信号输入,并将输出时钟信号送入时钟驱动器链路,到达时钟树叶节点,所述电路包括输入缓冲器IB,交错测量‑补偿单元、反馈缓冲器FB和时钟驱动器链路CD;所述输入缓冲器IB对由时钟树根节点输出的时钟源信号进行整形,将整形后的信号输入交错测量‑补偿单元进行测量、补偿,再经时钟驱动器链路CD输出一路时钟信号到达时钟树叶节点,同时输出一路控制信号到反馈缓冲器FB进行缓冲,反馈缓冲器FB的输出的反馈时钟FBCLK输入到交错测量‑补偿单元;所述交错测量‑补偿单元包括顺次连接的交错测量延迟线IMDL、控制电路CC、以及交错补偿延迟线ICDL;反馈缓冲器FB是输入缓冲器IB的镜像;所述交错测量延迟线IMDL对输入相位差进行测量,将结果通过控制电路CC变换为两组数字控制信号,并通过此两组控制信号控制交错补偿延迟线ICDL;所述交错测量延迟线IMDL包括N个串联连接的交错测量延迟单元MDU,交错测量延迟单元MDU为单相反相器INVERTER;所述交错补偿延迟线ICDL包括N个串联连接的交错补偿延迟单元CDU;第k与第k‑1个交错测量延迟单元MDU通过控制电路CC与第k‑1个交错补偿延迟单元CDU连接;所述交错补偿延迟单元CDU包括受控反相器I0,传输门TG,以及正反馈控制单元I1,传输门TG与临近CDU的受控反相器I0的输出进行相位叠加后输入到本级交错补偿延迟单元CDU,通过对时钟注入控制信号Ik和时钟传播控制信号Pk的状态进行控制使CDU在不同工作模式下运行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学;广东顺德中山大学卡内基梅隆大学国际联合研究院,未经中山大学;广东顺德中山大学卡内基梅隆大学国际联合研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510645161.0/,转载请声明来源钻瓜专利网。