[发明专利]一种低相位噪声、低功耗差分多模分频器有效

专利信息
申请号: 201510692437.0 申请日: 2015-10-23
公开(公告)号: CN105281765B 公开(公告)日: 2018-08-21
发明(设计)人: 李连鸣;付宇鹏;牛晓康;冯军 申请(专利权)人: 东南大学
主分类号: H03L7/18 分类号: H03L7/18;H03K23/64
代理公司: 南京苏高专利商标事务所(普通合伙) 32204 代理人: 陈静
地址: 214000*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种频率合成器中具有重定时单元的低相位噪声、低功耗差分多模分频器,分频器由2/3模分频单元链、选频逻辑单元、多级重定时单元、输入缓冲模块和输出缓冲模块构成。2/3模分频单元链具有结构简单、速率快、分频比范围大的优点。2/3模分频单元采用差分静态CMOS逻辑电路设计,具有输入频率范围大、抗电源波动及干扰性能好等优点。多级重定时能有效避免亚稳态情况出现,降低输出相位噪声。本发明同时利用输入缓冲模块和输出缓冲模块提供测试方案,为频率合成器的环路分析提供理论分析及测试验证支持。
搜索关键词: 一种 相位 噪声 功耗 差分多模 分频器
【主权项】:
1.低相位噪声、低功耗差分多模分频器,其特征在于:包括2/3模分频单元链、选频逻辑单元、多级重定时单元、输入缓冲模块和输出缓冲模块,输入信号经输入缓冲模块转换后进入2/3模分频单元链,2/3模分频单元链输出的信号经过选频逻辑单元处理之后进入重定时单元,同时重定时单元还接收2/3模分频单元链输送来的信号,这些信号在重定时单元中完成运算后经输出缓冲模块缓冲输出;其中,2/3模分频单元链由多级2/3模分频器级联组成,而2/3模分频器中的锁存器均采用静态逻辑CMOS逻辑锁存器结构;各级2/3模分频器受相应的分频数控制字控制,选频逻辑单元根据分频数控制字选择合适的2/3模分频器的输出作为输出级;重定时单元采用静态逻辑CMOS逻辑锁存器级联方式,将2/3模分频器级数进行二进制对数运算后取整,作为其单元数目;其中,静态逻辑CMOS逻辑锁存器包括PMOS管P5、PMOS管P6、PMOS管P7、PMOS管P8、NMOS管N5、NMOS管N6、NMOS管N7、NMOS管N8,差分输入信号In和In_n,差分时钟信号CKin和nCKin,输入信号端In分别接PMOS管P6的栅极和NMOS管N6的栅极,PMOS管P6的漏极和NMOS管N6的漏极均接输出信号端Out_n,PMOS管P6的源极接PMOS管P5的漏极,PMOS管P5的栅极接时钟信号nCKin,PMOS管P5的源极接电源,NMOS管N6的源极接NMOS管N5的漏极,NMOS管N5的栅极接时钟信号CKin;输入信号端In_n分别接PMOS管P8的栅极和NMOS管N8的栅极,PMOS管P8的漏极和NMOS管N8的漏极均接输出信号端Out,PMOS管P8的源极接PMOS管P7的漏极,PMOS管P7的栅极接时钟信号CKin,PMOS管P7的源极接电源,NMOS管N8的源极接NMOS管N7的漏极,NMOS管N7的栅极接时钟信号nCKin,NMOS管N5和NMOS管N7的源极均接地,输出信号Out_n和Out通过两个反相器交叉耦合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510692437.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top