[发明专利]一种比特同步方法及装置有效

专利信息
申请号: 201510887202.7 申请日: 2015-12-04
公开(公告)号: CN105450386B 公开(公告)日: 2018-10-26
发明(设计)人: 刘洋 申请(专利权)人: 天津维晟微科技有限公司
主分类号: H04L7/04 分类号: H04L7/04
代理公司: 天津市三利专利商标代理有限公司 12107 代理人: 张义
地址: 300457 天津市滨海新区天津*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种比特同步方法及装置,所述比特同步方法包括如下步骤:在进行比特同步时,利用预设的前导序列,进行多符号累加信号、搜索峰值和谷值及其对应的位置、环路滤波以及更新定时位置,然后,利用更新后定时位置,重复上述四个步骤,直到所述前导结束;其中,所述前导序列设定为{101010…10}或者{010101…01}序列。本发明所述比特同步方法利用前导的预设数据进行定时计算,方法简单,计算量小,提高了定时效率和精度。与方法相对应地,本发明还提供了一种比特同步装置。
搜索关键词: 一种 比特 同步 方法 装置
【主权项】:
1.一种比特同步方法,其特征在于,所述方法包括如下步骤:步骤S100,在进行比特同步时,利用前导序列,对解调后的过采样信号中偶数倍符号长度内的采样点,进行多符号累加信号处理,得到单次累加数据;步骤S200,将所述单次累加数据,进行搜索其峰值和谷值、以及所述峰值和所述谷值对应的定时位置;并对所述峰值和所述谷值对应的定时位置进行环路滤波和更新定时位置;步骤S300,利用所述步骤S200得到的更新后定时位置作为新的采样点,重新执行步骤S100~S200,直到前导过程结束;其中,所述前导序列为{101010…10}或者{010101…01}序列;其中,所述进行多符号累加信号处理,包括如下步骤:根据前导序列,对解调后的过采样信号中偶数倍符号长度内的采样点,分别以2倍符号长度间隔做累加,单次累加点的个数自由配置;其中,所述步骤S200中,所述更新定时位置,包括如下步骤:将所述滤波后定时位置分别折算到1倍符号长度上,平均后得到更新后定时位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津维晟微科技有限公司,未经天津维晟微科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510887202.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code