[发明专利]基于FPGA的加速卡及其加速方法有效
申请号: | 201510895055.8 | 申请日: | 2015-12-07 |
公开(公告)号: | CN105528319B | 公开(公告)日: | 2018-08-24 |
发明(设计)人: | 陈静;马克杰;俞则人 | 申请(专利权)人: | 中国电子科技集团公司第三十二研究所 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/40;G06F13/28 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 郭国中;刘翠 |
地址: | 200233 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于FPGA的加速卡的加速方法,包括如下过程:在FPGA内部构建:PCI‑E总线接口模块、多个DMA、DMA重置模块、多个用户可重构加速模块、LVDS‑光纤模块、交叉总线模块以及DDR3控制模块。同时提供了采用上述加速方法得到的加速卡。本发明实现方法简单,成本低廉;配置有多个DMA和多个用户可重构模块,通过将任务分解并进行平行计算节约处理时间,提高处理效率;多个加速卡之间可以通过LVDS和光纤实现交火,根据应用需要自由进行扩展;利用FPGA本身可重构的特点,通过加载不同的bit流文件可以实现不同的加速应用,应用范围广。 | ||
搜索关键词: | 基于 fpga 加速卡 及其 加速 方法 | ||
【主权项】:
1.一种基于FPGA的加速卡的加速方法,其特征在于,包括如下过程:在FPGA内部构建:PCI‑E总线接口模块、多个DMA、DMA重置模块、多个用户可重构加速模块、LVDS‑光纤模块、交叉总线模块以及DDR3控制模块;其中:所述PCI‑E总线接口模块用于支持FPGA内部的DMA对内存控制器的读写访问以及用于支持字节不对齐;所述DMA用于完成DMA运行管理以及数据流流向控制;所述DMA重置模块用于完成对用户可重构加速模块内部比特流的重置与更改,动态实时更新用户可重构加速模块的加速算法;所述用户可重构加速模块用于加载不同的加速算法比特流,完成加速任务;所述LVDS‑光纤模块用于提供LVDS和光纤之间的连接,形成LVDS‑光纤,完成多个加速卡之间的互联;所述交叉总线模块用于提供各个用户可重构算法模块之间的全交互联接和/或各个用户可重构算法模块与LVDS‑光纤之间的全交互联接;所述DDR3控制模块用于完成DMA对DDR3的读写控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十二研究所,未经中国电子科技集团公司第三十二研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510895055.8/,转载请声明来源钻瓜专利网。