[发明专利]一种基于与或非结构的可编程逻辑单元有效

专利信息
申请号: 201510991996.1 申请日: 2015-12-24
公开(公告)号: CN105610429B 公开(公告)日: 2018-09-11
发明(设计)人: 黄志洪;韦援丰;杨立群;李威;魏星;江政泓;林郁;杨海钢 申请(专利权)人: 中国科学院电子学研究所
主分类号: H03K19/20 分类号: H03K19/20
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 宋焰琴
地址: 100190 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于与或非结构的可编程逻辑单元,其包括与或非基本单元,所述与或非基本单元在SRAM存储单元的输出控制信号的控制下实现第一输入数据和第二输入数据“与非”或者“或非”的功能;其中,所述与或非基本单元包括:上拉网络pFET逻辑电路模块和下拉网络nFET逻辑电路模块;上拉网络pFET逻辑电路模块包括至少一个第一至至少一个第五pFET管,所述下拉网络nFET逻辑电路模块包括至少一个第一至至少一个第五nFET管。本发明采用可编程与或非门作为基本逻辑锥单元,所需的管子数目小于与非锥结构,面积更小,信号所需通过的电路级数少,速度优,延时差异小,通过调整管子参数使得实现不同功能时延时接近相同。
搜索关键词: 一种 基于 结构 可编程 逻辑 单元
【主权项】:
1.一种基于与或非结构的可编程逻辑单元,其包括与或非基本单元,所述与或非基本单元在SRAM存储单元的输出控制信号的控制下实现第一输入数据和第二输入数据“与非”或者“或非”的功能,通过多级互连,可实现任何逻辑功能表达式;其中,所述与或非基本单元包括:上拉网络pFET逻辑电路模块和下拉网络nFET逻辑电路模块;所述上拉网络pFET逻辑电路模块包括至少一个第一pFET管至至少一个第五pFET管;所述至少一个第一pFET管和至少一个第四pFET管的源极接电源,所述至少一个第一pFET管的漏极接至少一个第二pFET管的源极,所述至少一个第四pFET管的漏极接所述至少一个第五pFET管的源极,所述至少一个第二pFET的漏极接至少一个第三pFET管的源极,所述至少一个第三pFET管和所述至少一个第五pFET管的漏极接信号线y端;其中,所述至少一个第四pFET管漏极与所述至少一个第一pFET管的漏极互连或者所述至少一个第四pFET管的漏极与至少一个第二pFET管的漏极互连,以将所述上拉网络pFET逻辑电路模块分成上下串联的两部分;所述至少一个第一pFET管至至少一个第三pFET管的栅极分别接所述第一输入数据和SRAM存储单元的输出控制信号中的一个,所述至少一个第四pFET管至至少一个第五pFET管的栅极接所述第二输入数据和SRAM存储单元的输出控制信号中的一个。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510991996.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top