[发明专利]一种同步时戳分发方法在审
申请号: | 201510994286.4 | 申请日: | 2015-12-25 |
公开(公告)号: | CN105553597A | 公开(公告)日: | 2016-05-04 |
发明(设计)人: | 于华;董文涛;谢芸;齐航;吴晓春 | 申请(专利权)人: | 北京浩瀚深度信息技术股份有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京众合诚成知识产权代理有限公司 11246 | 代理人: | 龚燮英 |
地址: | 100142 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种同步时戳分发方法,涉及IEEE1588协议的时间戳领域,本发明由时钟同步FPGA芯片进行时钟同步,产生基准的高精度时间信息,将同步后的高精度时间信息分发到接口FPGA芯片;接口FPGA芯片接收基准的高精度时间信息,根据测量出的传输延时和计算出的串并转换过程损失的时间来调整时间偏移,恢复出原始的高精度时间信息;当检测到外部锁存请求命令后,接口FPGA芯片将恢复出的高精度时间信息进行锁存输出。本发明大大降低了时戳分发的复杂度和设计成本,并且保证了传输时延的精确测量。 | ||
搜索关键词: | 一种 同步 分发 方法 | ||
【主权项】:
一种同步时戳分发方法,其特征在于按以下步骤进行:由时钟同步FPGA芯片进行时钟同步,产生基准的高精度时间信息,将同步后的高精度时间信息分发到接口FPGA芯片;接口FPGA芯片接收基准的高精度时间信息,根据测量出的传输延时和计算出的串并转换过程损失的时间来调整时间偏移,恢复出原始的高精度时间信息;当检测到外部锁存请求命令后,接口FPGA芯片将恢复出的高精度时间信息进行锁存输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京浩瀚深度信息技术股份有限公司,未经北京浩瀚深度信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510994286.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种串口通讯数据分析方法
- 下一篇:一种基于小样本的精确能量检测方法