[实用新型]一种抗干扰的时钟和数据恢复集成电路设计有效
申请号: | 201520542222.6 | 申请日: | 2015-07-24 |
公开(公告)号: | CN204790677U | 公开(公告)日: | 2015-11-18 |
发明(设计)人: | 李朋;尹超;滕达;于治楼 | 申请(专利权)人: | 浪潮集团有限公司 |
主分类号: | G06F1/06 | 分类号: | G06F1/06 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜明 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种抗干扰的时钟和数据恢复集成电路设计,属于电子领域。其结构包括CDR电路模块,用于恢复时钟和数据;还包括一级缓存模块,用于利用时钟的上升沿和下降沿对数据进行一级缓存;二级缓存模块,用于利用时钟的上升沿和下降沿对一级缓存的数据进行二级缓存;组合逻辑电路模块,用于对一级缓存的数据和二级缓存的数据进行逻辑操作,并消除逻辑操作的数据引入的正脉冲毛刺或者负脉冲毛刺;第三上升沿触发D触发器,用于由时钟的上升沿采样输出恢复数据。本实用新型的有益效果是:通过在CDR电路模块上连接三个逻辑门和六个D触发器,实现了同步进行无线通信数据解码和消除数据正脉冲毛刺或者负脉冲毛刺,实施简便,具有广阔的应用前景。 | ||
搜索关键词: | 一种 抗干扰 时钟 数据 恢复 集成电路设计 | ||
【主权项】:
一种抗干扰的时钟和数据恢复集成电路设计,包括CDR电路模块,所述CDR电路模块用于恢复时钟和数据;其特征在于,还包括一级缓存模块、二级缓存模块、组合逻辑电路模块、第三上升沿触发D触发器;所述一级缓存模块用于利用时钟的上升沿和下降沿对数据进行一级缓存,包括第一上升沿触发D触发器、第一下降沿触发D触发器;所述二级缓存模块用于利用时钟的上升沿和下降沿对一级缓存的数据进行二级缓存,包括第二上升沿触发D触发器、第二下降沿触发D触发器;所述组合逻辑电路模块用于对一级缓存的数据和二级缓存的数据进行逻辑操作,并消除逻辑操作的数据引入的正脉冲毛刺或者负脉冲毛刺,包括第一或门、第二或门、第二级逻辑门;所述第三上升沿触发D触发器用于由时钟的上升沿采样输出恢复数据;其中,所述第一上升沿触发D触发器的一个输入端接入时钟,另一个输入端接入数据,输出端分别与所述第二上升沿触发D触发器的一个输入端和所述第一或门的一个输入端连接;所述第二上升沿触发D触发器的另一个输入端接入时钟,输出端与所述第一或门的另一个输入端连接;所述第一或门的输出端与所述第二级逻辑门的一个输入端连接;所述第一下降沿触发D触发器的一个输入端接入时钟,另一个输入端接入数据,输出端分别与所述第二下降沿触发D触发器的一个输入端和所述第二或门的一个输入端连接;所述第二下降沿触发D触发器的另一个输入端接入时钟,输出端与所述第二或门的另一个输入端连接;所述第二或门的输出端与所述第二级逻辑门的另一个输入端连接;所述第二级逻辑门的输出端与所述第三上升沿触发D触发器的一个输入端连接;所述第三上升沿触发D触发器的另一个输入端接入时钟,输出端输出恢复数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮集团有限公司,未经浪潮集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520542222.6/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置