[实用新型]基于可逆逻辑门的加密系统的模逆电路有效
申请号: | 201520616601.5 | 申请日: | 2015-08-14 |
公开(公告)号: | CN204993392U | 公开(公告)日: | 2016-01-20 |
发明(设计)人: | 齐学梅;汤其妹;杨洁;叶和平;朱君茹;程桂花;陈付龙 | 申请(专利权)人: | 安徽师范大学 |
主分类号: | H04L9/06 | 分类号: | H04L9/06 |
代理公司: | 芜湖安汇知识产权代理有限公司 34107 | 代理人: | 朱圣荣 |
地址: | 241000 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型揭示了一种基于可逆逻辑门的加密系统的模逆电路,所述模逆运算电路由可逆寄存器、多路选择器、移位寄存器、优先编码器和比较器级联而成。本实用新型由于采用了可逆逻辑门设计,并将其运用到AES加密系统中,不仅解决了能耗问题,而且有效地提高了加/解密的效率和安全性,采用此设计的AES加密系统更加安全可靠。 | ||
搜索关键词: | 基于 可逆 逻辑 加密 系统 电路 | ||
【主权项】:
基于可逆逻辑门的加密系统的模逆电路,其特征在于:所述模逆运算电路由可逆寄存器、多路选择器、移位寄存器、优先编码器和比较器级联而成,所述的可逆寄存器中的MXR寄存器、BXR寄存器、A2寄存器和B2寄存器的输出信号分别经过多路选择器输送至可逆寄存器中的A3R寄存器、B3R寄存器、A2R寄存器和B2R寄存器,所述的A3R寄存器输出信号经可逆寄存器A3X寄存器发送至第一优先编码器,B3R寄存器输出信号经移位寄存器B3X发送至第二优先编码器,所述的第一优先编码器和第二优先编码器输出信号至比较器,所述的A2R寄存器输出信号至可逆寄存器A2X寄存器,所述的B2R寄存器输出信号至移位寄存器B2X。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽师范大学,未经安徽师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520616601.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种测试卫星跟踪子系统遥测调制度的测试系统
- 下一篇:一种水下调制解调器