[实用新型]嵌入式微处理器高速缓存4位数据翻转错误的纠正装置有效
申请号: | 201520627129.5 | 申请日: | 2015-08-19 |
公开(公告)号: | CN204833244U | 公开(公告)日: | 2015-12-02 |
发明(设计)人: | 王晶;王珍珍;张伟功;李涛;丁丽华;董佳琪;邱柯妮;朱晓燕;徐远超 | 申请(专利权)人: | 首都师范大学 |
主分类号: | G06F11/07 | 分类号: | G06F11/07 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100048 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种嵌入式微处理器高速缓存4位数据翻转错误的纠正装置,其特征在于:包括标记编码器、标记存储器、标记译码器、数据编码器、数据存储器、数据译码器、命中比较器和数据选择器,依据所选用的Cache管理策略,使用二进制BCH编码对Cache标记存储器和数据存储器中的最多4位数据错误进行纠正。 | ||
搜索关键词: | 嵌入式 微处理器 高速缓存 数据 翻转 错误 纠正 装置 | ||
【主权项】:
一种嵌入式微处理器高速缓存4位数据翻转错误纠正装置,其特征在于:包括标记编码器、标记存储器、标记译码器、数据编码器、数据存储器、数据译码器、命中比较器和数据选择器;所述标记编码器在进行Cache写操作时,对写入的Cache地址标记及行有效标志进行二进制BCH编码,生成校验码,与地址标记一起存入标记存储器;所述标记存储器用于根据Cache管理策略,分1路、2路或4路存储标记字和它的BCH校验码,所述标记字包括地址标记和行有效标志两部分;所述标记译码器在进行Cache访问时,对标记存储器输出的标记字及校验码进行BCH校验,对标记字中的1至4位随机错误进行纠正,并将校验正确或纠正错误后的标记字送命中比较器进行Cache命中判断;所述数据编码器在进行Cache写操作时,对输入数据进行二进制BCH编码,生成校验码,与输入数据一起存入数据存储器;所述数据存储器用于根据Cache管理策略,分1路、2路或4路存储Cache数据字和它的BCH校验码;所述数据译码器在进行Cache读操作时,对数据存储器输出的数据及字校验码进行BCH校验,对数据字中的1至4位随机错误进行纠正,并将校验正确或纠正错误后的数据字送数据选择器输出给处理器内核;所述命中比较器将输入的存储器地址中的标记部分与各个标记译码器输出的标记字进行比较,判断Cache是否命中,输出命中标志,控制数据选择器选择数据输出;所述数据选择器根据命中比较器送来的命中选择信号,从多个数据译码器的输出中选择真正的命中数据输出给处理器内核。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于首都师范大学,未经首都师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520627129.5/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置