[实用新型]基于CPLD芯片的PWM波互锁保护电路有效

专利信息
申请号: 201521015826.1 申请日: 2015-12-08
公开(公告)号: CN205195550U 公开(公告)日: 2016-04-27
发明(设计)人: 宫力;刘乐然;丁稳房;蒋云昊;席自强;张杰 申请(专利权)人: 湖北工业大学
主分类号: H02M1/38 分类号: H02M1/38;H02M1/08
代理公司: 武汉开元知识产权代理有限公司 42104 代理人: 王和平
地址: 430068 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种基于CPLD芯片的PWM波互锁保护电路,包括可编程延时模块D1、可编程延时模块D2、可编程延时模块D3及可编程延时模块D4、与或门集成模块M1、与或门集成模块M2、非门模块NOT1、非门模块NOT2及外部控制电平选择电路。本实用新型基于CPLD芯片的PWM波互锁保护电路,不仅能实现上、下桥臂PWM波的互锁功能,而且通过可编程延时模块能精确可控死区时间,省去了硬件产生死区方法中更换电阻、电容的麻烦;可以实现不同的有效电平来触发不同公司、不同型号的驱动板,灵活方便、适应性强。
搜索关键词: 基于 cpld 芯片 pwm 互锁 保护 电路
【主权项】:
一种基于CPLD芯片的PWM波互锁保护电路,包括四个可编程延时模块,分别为可编程延时模块D1、可编程延时模块D2、可编程延时模块D3及可编程延时模块D4,四个可编程延时模块的输入端均与时钟信号单元相连;其特征在于:还包括用于输出PWM驱动信号的两个与或门集成模块,分别为与或门集成模块M1和与或门集成模块M2;所述可编程延时模块D1和所述可编程延时模块D4的输出端与所述与或门集成模块M1的输入端相连,所述可编程延时模块D2和所述可编程延时模块D3的输出端与所述与或门集成模块M2的输入端相连,所述与或门集成模块M1和所述与或门集成模块M2的输入端均与外部控制电平选择电路相连;所述可编程延时模块D2的输入端与非门模块NOT1相连,所述可编程延时模块D4的输入端与非门模块NOT2相连;PWM脉冲信号的INA分别输至所述可编程延时模块D1和非门模块NOT1,PWM信号的INB分别输至所述可编程延时模块D3和非门模块NOT2。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖北工业大学,未经湖北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201521015826.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top