[发明专利]D触发器在审

专利信息
申请号: 201610015666.3 申请日: 2016-01-11
公开(公告)号: CN106961259A 公开(公告)日: 2017-07-18
发明(设计)人: 薛盘斗;冯光涛;张步新;顾慧慧 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司
主分类号: H03K3/012 分类号: H03K3/012;H03K3/3562
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 吴敏
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种D触发器,适于输入第一时钟信号和第一数据信号,输出第二数据信号和与所述第二数据信号相反的第三数据信号;所述D触发器包括脉冲信号发生电路,适于输入所述第一时钟信号、第一数据信号、第二数据信号和第三数据信号并产生时钟脉冲信号,响应于所述第一时钟信号的上升沿和下降沿,若所述第一数据信号与第二数据信号相反,则所述脉冲信号发生电路生成的时钟脉冲信号为脉冲信号,否则所述时钟脉冲信号保持低电平;锁存电路,响应于所述时钟脉冲信号,适于锁存所述第二数据信号和第三数据信号,或采样并传输所述第一数据信号和与所述第一数据信号相反的数据信号。本发明可以抑制冗余时钟脉冲信号的产生而降低功耗,还可以提高电路速度。
搜索关键词: 触发器
【主权项】:
一种D触发器,适于输入第一时钟信号和第一数据信号,输出第二数据信号和第三数据信号,所述第三数据信号与所述第二数据信号相反;其特征在于,所述D触发器包括:脉冲信号发生电路,适于输入所述第一时钟信号、第一数据信号、第二数据信号和第三数据信号并产生时钟脉冲信号,其中,响应于所述第一时钟信号的上升沿和下降沿,如果所述第一数据信号与第二数据信号相反,则所述脉冲信号发生电路生成的时钟脉冲信号为脉冲信号,否则所述时钟脉冲信号保持低电平;锁存电路,适于当所述时钟脉冲信号为低电平时,锁存所述第二数据信号和第三数据信号,当所述时钟脉冲信号为高电平时,采样并传输所述第一数据信号和与所述第一数据信号相反的数据信号,以分别作为所述第二数据信号和第三数据信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610015666.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top