[发明专利]同相时延升压电路在审
申请号: | 201610024692.2 | 申请日: | 2016-01-15 |
公开(公告)号: | CN105610320A | 公开(公告)日: | 2016-05-25 |
发明(设计)人: | 方镜清 | 申请(专利权)人: | 中山芯达电子科技有限公司 |
主分类号: | H02M3/155 | 分类号: | H02M3/155 |
代理公司: | 中山市铭洋专利商标事务所(普通合伙) 44286 | 代理人: | 邹常友 |
地址: | 528400 广东省中山市火*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明针对芯片集成电路的升压需求,提出一种同相时延升压电路,其特征在于:包括PMOS管Q1、NMOS管Q2、PMOS管Q3、NMOS管Q4和滤波电容C1、C2,所述PMOS管Q1与NMOS管Q2串联连接于第一电源端与地端之间,二者的栅极共同连接至电路的输入端;所述PMOS管Q3与NMOS管Q4串联连接于第二电源端与地端之间,二者的栅极共同连接至所述PMOS管Q1与NMOS管Q2的串联结点,该串联结点处设置有所述的滤波电容C1;所述PMOS管Q3与NMOS管Q4的串联结点连接至电路的输出端,且于电路的输出端处设置有所述的滤波电容C2;所述第二电源端的电压大于第一电源端的电压。本发明可为芯片集成电路提供来稳的升压,满足对后续电路的驱动力需求,其结构简单,驱动力平稳,且具有体积小、耐压性能优秀等特点。 | ||
搜索关键词: | 相时延 升压 电路 | ||
【主权项】:
一种同相时延升压电路,其特征在于:包括PMOS管Q1、NMOS管Q2、PMOS管Q3、NMOS管Q4和滤波电容C1、C2,所述PMOS管Q1与NMOS管Q2串联连接于第一电源端与地端之间,二者的栅极共同连接至电路的输入端;所述PMOS管Q3与NMOS管Q4串联连接于第二电源端与地端之间,二者的栅极共同连接至所述PMOS管Q1与NMOS管Q2的串联结点,该串联结点处设置有所述的滤波电容C1;所述PMOS管Q3与NMOS管Q4的串联结点连接至电路的输出端,且于电路的输出端处设置有所述的滤波电容C2;所述第二电源端的电压大于第一电源端的电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山芯达电子科技有限公司,未经中山芯达电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610024692.2/,转载请声明来源钻瓜专利网。