[发明专利]一种超低温漂高电源抑制比带隙基准电压源有效

专利信息
申请号: 201610425611.X 申请日: 2016-06-15
公开(公告)号: CN106125811B 公开(公告)日: 2017-07-21
发明(设计)人: 彭晓宏;曲杨;耿淑琴;王岢;代田慧;王宇辰 申请(专利权)人: 北京工业大学
主分类号: G05F1/567 分类号: G05F1/567
代理公司: 北京思海天达知识产权代理有限公司11203 代理人: 沈波
地址: 100124 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种超低温漂高电源抑制比带隙基准电压源,涉及模拟集成电路设计领域。本发明主要针对现有基准源温漂和电源抑制比问题,提出了综合解决办法。其包括独立电流源电路、偏置电路、带隙核心电路和PSRR增强支路;独立电流源电路用于产生与电源电压基本无关的电流供电,偏置电路产生用于带隙核心电路中运放的偏置电压,带隙核心电路利用温度补偿得到基准电压,电源抑制比增强支路提供带隙核心电路的栅极偏置电压提高电源抑制比。本发明得到的有益效果是大大降低了带隙基准的温度系数,提高了电源抑制比。适用于射频识别电源管理模块。
搜索关键词: 一种 超低温 电源 抑制 基准 电压
【主权项】:
一种超低温漂高电源抑制比带隙基准电压源,其特征在于:利用与温度有关的电阻比值,通过调节电阻比值消除三极管基极发射极电压VBE温度系数的非线性,大大降低带隙基准电压的温度系数;为提高电源抑制比,增加PSRR即电源抑制比增强支路,并运用反馈环路产生与电源电压基本无关的独立电流源间接提供次电源电压,隔离电源上噪声带来的影响,以提高电源抑制比;整体电路包括独立电流源电路、偏置电路、带隙核心电路和PSRR增强支路;其中,独立电流源电路包括:PMOS管MP1、MP2、MP3,NMOS管MN1,运算放大器AMP,电阻R0;偏置电路包括PMOS管MB1、MB2、MB3、MB4,NMOS管MB5、MB6和电阻RB;带隙核心电路包括PMOS管MP6、MP7、MP8、MP9、MP13、MP14、MP15、MP16,NMOS管MN7、MN8、MN9,电阻R1a、R1b、R2a、R2b、R3,PNP三极管Q1、Q2,补偿电容Cc和补偿电阻Rc;PSRR增强支路包括PMOS管MP4、MP5、NMOS管MN2;具体连接如下:PMOS管MP1、MP2源极接电源电压VDD,PMOS管MP1、MP2栅极相连并接运算放大器AMP的输出端VO1,NMOS管MN1漏极接PMOS管MP1漏极和运算放大器AMP1的反向输入端Vin1‑,NMOS管MN1栅极接PMOS管MP2漏极、PMOS管MP3源极和运算放大器AMP正向输入端Vin1+即等效次电压VDDL,PMOS管MP3漏极接地VSS,PMOS管MP3栅极与NMOS管MN2栅极相连接带隙核心电路中运算放大器的输出端VO2,电阻R0一端接NMOS管源极,电阻R0另一端接地VSS,流过电流为独立电流;PMOS管MB1、MB2源极相连接VDDL,PMOS管MB2栅极相连接PMOS管MB4源极产生偏置电压Vb1,PMOS管MB1漏极接PMOS管MB3源极,PMOS管MB3、MB4栅极相连接PMOS管MB4漏极,电阻RB一端接PMOS管MB3漏极和NMOS管MB5栅极,电阻RB另一端接NMOS管MB6栅极和NMOS管MB5漏极,NMOS管MB5源极与NMOS管MB6源极相连接地,NMOS管MB6漏极接PMOS管MB4漏极;PMOS管MP6、MP7的源极相连接VDDL,PMOS管MP6、MP7的栅极相连接PMOS管MP6的漏极,PMOS管MP8的源极接PMOS管MP8的漏极,PMOS管MP9的源极接PMOS管MP7的漏极,电阻R1a一端接PMOS管MP8的漏极,电阻R1a另一端接电阻R2a一端,电阻R2a另一端接电阻R3一端和PMOS管MP14栅极即运算放大器正向输入端Vin2+,电阻R1b一端接PMOS管MP9漏极即输出电压VREF,电阻R1b另一端接电阻R2b一端,电阻R2b另一端接PMOS管MP15栅极即运算放大器反向输入端Vin2‑和三极管Q2发射极,电阻R3另一端接三极管Q1的发射极,三极管Q1、Q2的集电极和基极相连并都接地,PMOS管MP14、MP15源极相连接PMOS管MP13漏极,PMOS管MP13源极与PMOS管MP16源极相连接VDDL,PMOS管MP13、MP16栅极相连接偏置电路的偏置电压Vb1,NMOS管MN7、MN8栅极相连接NMOS管MN7漏极和PMOS管MP14漏极,NMOS管MN8、MN7、MN9源极相连接地,NMOS管MN9栅极接NMOS管MN8漏极和PMOS管MP15漏极与电容Cc一端相连,电容Cc另一端接电阻Rc一端,电阻Rc另一端接NMOS管MN9漏极和PMOS管MN16漏极,为运放输出端Vo2;NMOS管MN2漏极接地,PMOS管MP5栅极与本身漏极和NMOS管MN2的漏极相连并接PMOS管MP8和MP9的相连栅极,PMOS管MP4的栅极与本身漏极相连并接PMOS管MP5的源极,PMOS管MP4源极接VDDL。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京工业大学,未经北京工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610425611.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top