[发明专利]D触发器及其控制方法在审
申请号: | 201610650436.4 | 申请日: | 2016-08-08 |
公开(公告)号: | CN107707221A | 公开(公告)日: | 2018-02-16 |
发明(设计)人: | 侯开华;陈志强;包自意;郭响妮;陈晔桢 | 申请(专利权)人: | 中芯国际集成电路制造(天津)有限公司;中芯国际集成电路制造(上海)有限公司 |
主分类号: | H03K3/012 | 分类号: | H03K3/012;H03K3/02 |
代理公司: | 上海思微知识产权代理事务所(普通合伙)31237 | 代理人: | 屈蘅,李时云 |
地址: | 300385 天*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的D触发器及其控制方法,包括第一传输电路,包括串联的第一晶体管和第二晶体管,第一晶体管栅极连接时钟信号,源极连接D触发器的输入信号,漏极连接第二晶体管的源极,第二晶体管栅极连接反相时钟信号,漏极连接第一节点;第二传输电路,包括串联的第三晶体管和第四晶体管,第三晶体管栅极连接时钟信号,源极连接反相输入信号,漏极连接第四晶体管的源极,第四晶体管栅极连接反相时钟信号,漏极连接第二节点;差分电路,连接于第一节点和第二节点之间,当第二节点的电位低于高电平时,差分电路将第二节点的电位拉高为高电平,并将第二节点的信号输出,弥补D触发器信号传输过程中由于晶体管的阈值电压损失,保证信号传输的准确性。 | ||
搜索关键词: | 触发器 及其 控制 方法 | ||
【主权项】:
一种D触发器,其特征在于,包括:第一传输电路,包括串联的第一晶体管和第二晶体管,所述第一晶体管的栅极连接时钟信号,源极连接D触发器的输入信号,漏极连接所述第二晶体管的源极,所述第二晶体管的栅极连接反相时钟信号,漏极连接第一节点;第二传输电路,包括串联的第三晶体管和第四晶体管,所述第三晶体管的栅极连接所述时钟信号,源极连接反相输入信号,漏极连接所述第四晶体管的源极,所述第四晶体管的栅极连接所述反相时钟信号,漏极连接第二节点;差分电路,连接于所述第一节点和所述第二节点之间,当所述第二节点的电位低于高电平时,所述差分电路将所述第二节点的电位拉高为高电平,并将所述第二节点的信号输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(天津)有限公司;中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(天津)有限公司;中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610650436.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种电缆中间接头及其制作安装方法
- 下一篇:一种低温电缆出线接头