[发明专利]基于双环耦合振荡电路的真随机数生成器有效
申请号: | 201610664872.7 | 申请日: | 2016-08-12 |
公开(公告)号: | CN106325814B | 公开(公告)日: | 2018-11-20 |
发明(设计)人: | 董丽华;张鑫;曾勇;胡予濮;药国莉 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06F7/58 | 分类号: | G06F7/58 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;黎汉华 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于双环耦合振荡电路的真随机数生成器,主要解决现有技术中真随机数发生器输出速率低和安全性差的问题。其包括振荡电路和采样逻辑电路。该振荡电路包括四个异或门XOR和四个同或门XNOR,每个异或门和每个同或门均有三个输入端口和一个输出端口,且均有两个左邻居,每个异或门和每个同或门其第一个输入端口与一个左邻居的输出端口连接,第二个输入端口与另一个左邻居的输出端口连接,第三个输入端口与自身的输出端口连接。该采样逻辑电路,利用D触发在时钟上升沿和下降沿分别对振荡电路中的前、后四个异或门进行采样,输出速率为100M以上速率的真随机数,本发明安全性高、结构简单,可应用于信息安全领域。 | ||
搜索关键词: | 振荡电路 输入端口 异或门 输出端口连接 真随机数 同或门 采样逻辑电路 双环耦合 生成器 邻居 真随机数发生器 信息安全领域 时钟上升沿 输出 输出端口 下降沿 采样 触发 应用 | ||
【主权项】:
1.基于双环耦合振荡电路的真随机数生成器,包括:振荡电路和采样逻辑电路,该振荡电路,由若干数字逻辑门构成,用于产生具有随机相位偏移的随机振荡信号;该采样逻辑电路,用于对振荡电路产生的随机振荡信号进行采样,将连续的随机信号转化为离散的随机序列进行输出,其特征在于:所有的数字逻辑门,包括M/2个异或门XOR和M/2个同或门XNOR,其中M为不小于6的偶数;这些异或门XOR和同或门XNOR均有三个输入端口和一个输出端口;每两个位置相同的异或门和同或门均有相同的两个左邻居,即第i个异或门XORi和第i个同或门XNORi有相同的第(i‑1)mod(M/2)个异或门XOR(i‑1)mod(M/2)和第(i‑1)mod(M/2)个同或门XNOR(i‑1)mod(M/2),其中i为1到M/2的整数;对于每个逻辑门,其第一个输入端口与其一个左邻居的输出端口连接,第二个输入端口与另一个左邻居输出端口连接,第三个输入端口与自身的输出端口连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610664872.7/,转载请声明来源钻瓜专利网。