[发明专利]FPGA内部延迟测量方法在审
申请号: | 201610794789.1 | 申请日: | 2016-08-31 |
公开(公告)号: | CN106405387A | 公开(公告)日: | 2017-02-15 |
发明(设计)人: | 侯伶俐;李正杰;李显军;易希;谢小东;李平 | 申请(专利权)人: | 成都华微电子科技有限公司 |
主分类号: | G01R31/3185 | 分类号: | G01R31/3185 |
代理公司: | 成都惠迪专利事务所(普通合伙)51215 | 代理人: | 刘勋 |
地址: | 610041 四川省成都市*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | FPGA内部延迟测量方法,涉及集成电路技术,本发明包括下述步骤1)在FPGA的特定位置在线配置起振电路和振荡电路;所述起振电路由LUT配置为与门逻辑,与门的一个输入端作为起振信号输入端,与门的另一输入端与震荡电路的输出端连接;所述振荡电路由LUT配置为非门,并将非门的输出端与输入端连接构成;2)输入起振信号,测试并记录延迟时间。本发明可对同一块芯片内部不同位置或者不同芯片的同一位置进行对比测试,因此可对FPGA的工作性能和加工工艺稳定性进行较为可靠的检测。 | ||
搜索关键词: | fpga 内部 延迟 测量方法 | ||
【主权项】:
FPGA内部延迟测量方法,其特征在于,包括下述步骤:1)在FPGA的特定位置在线配置起振电路和振荡电路;所述起振电路由LUT配置为与门逻辑,与门的一个输入端作为起振信号输入端,与门的另一输入端与震荡电路的输出端连接;所述振荡电路由LUT配置为非门,并将非门的输出端与输入端连接构成;2)输入起振信号,测试并记录延迟时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都华微电子科技有限公司,未经成都华微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610794789.1/,转载请声明来源钻瓜专利网。
- 上一篇:芯片的测试方法和装置
- 下一篇:一种数字芯片功能测试方法及系统