[发明专利]利用验证的安全可靠位存储在审

专利信息
申请号: 201610800798.7 申请日: 2016-09-01
公开(公告)号: CN106782637A 公开(公告)日: 2017-05-31
发明(设计)人: 迈克尔·罗勒德;斯特凡·多尔;彼得·里默尔 申请(专利权)人: 飞思卡尔半导体公司
主分类号: G11C7/24 分类号: G11C7/24;H03K19/20;H03K3/027;G06F11/07
代理公司: 中科专利商标代理有限责任公司11021 代理人: 杨静
地址: 美国得*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供一种位存储装置、集成电路以及方法。该位存储装置包括寄存器,该寄存器用于存储实际值、相反值、差分实际值以及差分相反值;验证电路,该验证电路包括耦合到该寄存器的输出的验证输入且包括用于提供有效性指示的有效性输出;以及写入电路,该写入电路包括耦合到该寄存器的写入电路输入端,该写入电路被配置成在第一时钟边沿处使得第一寄存器存储该实际值,且使得第二寄存器存储该相反值或使得第四寄存器存储该差分相反值,并且,在第二时钟边沿处,使得第三寄存器存储该差分实际值,且使得该第二寄存器和该第四寄存器中的另一个寄存器相应地存储该相反值或该差分相反值。
搜索关键词: 利用 验证 安全 可靠 存储
【主权项】:
一种位存储装置,其特征在于,包括:包括第一输出端的第一寄存器,所述第一寄存器被配置成存储实际值且所述第一输出端被配置成提供第一输出值;包括第二输出端的第二寄存器,所述第二寄存器被配置成存储相反值,其中在所述第二寄存器的所述第二输出端处的第二输出值与在所述第一寄存器的所述第一输出端处的第一输出值相反;包括第三输出端的第三寄存器,所述第三寄存器被配置成存储差分实际值;包括第四输出端的第四寄存器,所述第四寄存器被配置成存储差分相反值,其中在所述第四输出端处的所述差分相反值与在所述第三寄存器的所述第三输出端处的所述差分实际值相反;验证电路,所述验证电路包括耦合到所述第一寄存器的所述第一输出端的第一验证输入,耦合到所述第二寄存器的所述第二输出端的第二验证输入,耦合到所述第三寄存器的所述第三输出端的第三验证输入,耦合到所述第四寄存器的所述第四输出端的第四验证输入,以及用于提供有效性指示的有效性输出;以及写入电路,所述写入电路具有耦合到所述第一寄存器的第一写入电路输入端,耦合到所述第二寄存器的第二写入电路输入端,耦合到所述第三寄存器的第三写入电路输入端,以及耦合到所述第四寄存器的第四写入电路输入端,所述写入电路被配置成在第一时钟边沿处使得所述第一寄存器存储所述实际值且造成第一其它存储操作,所述第一其它存储操作选自由以下各项构成的第一群组:使得所述第二寄存器存储所述相反值以及使得所述第四寄存器存储所述差分相反值;所述写入电路被配置成在第二时钟边沿处使得所述第三寄存器存储所述差分实际值且造成第二其它存储操作,所述第二其它存储操作选自由以下各项构成的第二群组:使得所述第二寄存器存储所述相反值以及使得所述第四寄存器存储所述差分相反值,其中所述第二其它存储操作在与所述第一其它存储操作不同的寄存器上执行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610800798.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top